|
@@ -22,8 +22,8 @@
|
|
|
#include <mach/pinmux-tegra20.h>
|
|
|
|
|
|
#include "gpio-names.h"
|
|
|
+#include "board-pinmux.h"
|
|
|
#include "board-seaboard.h"
|
|
|
-#include "devices.h"
|
|
|
|
|
|
#define DEFAULT_DRIVE(_name) \
|
|
|
{ \
|
|
@@ -37,11 +37,11 @@
|
|
|
.slew_falling = TEGRA_SLEW_SLOWEST, \
|
|
|
}
|
|
|
|
|
|
-static __initdata struct tegra_drive_pingroup_config seaboard_drive_pinmux[] = {
|
|
|
+static struct tegra_drive_pingroup_config seaboard_drive_pinmux[] = {
|
|
|
DEFAULT_DRIVE(SDIO1),
|
|
|
};
|
|
|
|
|
|
-static __initdata struct tegra_pingroup_config seaboard_pinmux[] = {
|
|
|
+static struct tegra_pingroup_config common_pinmux[] = {
|
|
|
{TEGRA_PINGROUP_ATA, TEGRA_MUX_IDE, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_ATB, TEGRA_MUX_SDIO4, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_ATC, TEGRA_MUX_NAND, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
@@ -55,7 +55,6 @@ static __initdata struct tegra_pingroup_config seaboard_pinmux[] = {
|
|
|
{TEGRA_PINGROUP_DAP2, TEGRA_MUX_DAP2, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_DAP3, TEGRA_MUX_DAP3, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
{TEGRA_PINGROUP_DAP4, TEGRA_MUX_DAP4, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
- {TEGRA_PINGROUP_DDC, TEGRA_MUX_RSVD2, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
{TEGRA_PINGROUP_DTA, TEGRA_MUX_VI, TEGRA_PUPD_PULL_DOWN, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_DTB, TEGRA_MUX_VI, TEGRA_PUPD_PULL_DOWN, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_DTC, TEGRA_MUX_VI, TEGRA_PUPD_PULL_DOWN, TEGRA_TRI_NORMAL},
|
|
@@ -65,7 +64,6 @@ static __initdata struct tegra_pingroup_config seaboard_pinmux[] = {
|
|
|
{TEGRA_PINGROUP_GMA, TEGRA_MUX_SDIO4, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_GMB, TEGRA_MUX_GMI, TEGRA_PUPD_PULL_UP, TEGRA_TRI_TRISTATE},
|
|
|
{TEGRA_PINGROUP_GMC, TEGRA_MUX_UARTD, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
- {TEGRA_PINGROUP_GMD, TEGRA_MUX_SFLASH, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_GME, TEGRA_MUX_SDIO4, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_GPU, TEGRA_MUX_PWM, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_GPU7, TEGRA_MUX_RTCK, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
@@ -108,13 +106,8 @@ static __initdata struct tegra_pingroup_config seaboard_pinmux[] = {
|
|
|
{TEGRA_PINGROUP_LM0, TEGRA_MUX_RSVD4, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_LM1, TEGRA_MUX_CRT, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
{TEGRA_PINGROUP_LPP, TEGRA_MUX_DISPLAYA, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
- {TEGRA_PINGROUP_LPW0, TEGRA_MUX_HDMI, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_LPW1, TEGRA_MUX_RSVD4, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
- {TEGRA_PINGROUP_LPW2, TEGRA_MUX_HDMI, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_LSC0, TEGRA_MUX_DISPLAYA, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
- {TEGRA_PINGROUP_LSC1, TEGRA_MUX_HDMI, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
- {TEGRA_PINGROUP_LSCK, TEGRA_MUX_HDMI, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
- {TEGRA_PINGROUP_LSDA, TEGRA_MUX_HDMI, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
{TEGRA_PINGROUP_LSDI, TEGRA_MUX_RSVD4, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
{TEGRA_PINGROUP_LSPI, TEGRA_MUX_DISPLAYA, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_LVP0, TEGRA_MUX_RSVD4, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
@@ -122,25 +115,19 @@ static __initdata struct tegra_pingroup_config seaboard_pinmux[] = {
|
|
|
{TEGRA_PINGROUP_LVS, TEGRA_MUX_DISPLAYA, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_OWC, TEGRA_MUX_RSVD2, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
{TEGRA_PINGROUP_PMC, TEGRA_MUX_PWR_ON, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
- {TEGRA_PINGROUP_PTA, TEGRA_MUX_HDMI, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_RM, TEGRA_MUX_I2C, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_SDB, TEGRA_MUX_SDIO3, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_SDC, TEGRA_MUX_SDIO3, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_SDD, TEGRA_MUX_SDIO3, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_SDIO1, TEGRA_MUX_SDIO1, TEGRA_PUPD_PULL_UP, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_SLXA, TEGRA_MUX_PCIE, TEGRA_PUPD_PULL_UP, TEGRA_TRI_TRISTATE},
|
|
|
- {TEGRA_PINGROUP_SLXC, TEGRA_MUX_SPDIF, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
{TEGRA_PINGROUP_SLXD, TEGRA_MUX_SPDIF, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
- {TEGRA_PINGROUP_SLXK, TEGRA_MUX_PCIE, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_SPDI, TEGRA_MUX_RSVD2, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_SPDO, TEGRA_MUX_RSVD2, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
- {TEGRA_PINGROUP_SPIA, TEGRA_MUX_GMI, TEGRA_PUPD_PULL_UP, TEGRA_TRI_TRISTATE},
|
|
|
{TEGRA_PINGROUP_SPIB, TEGRA_MUX_GMI, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
- {TEGRA_PINGROUP_SPIC, TEGRA_MUX_GMI, TEGRA_PUPD_PULL_UP, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_SPID, TEGRA_MUX_SPI1, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
{TEGRA_PINGROUP_SPIE, TEGRA_MUX_SPI1, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
{TEGRA_PINGROUP_SPIF, TEGRA_MUX_SPI1, TEGRA_PUPD_PULL_DOWN, TEGRA_TRI_TRISTATE},
|
|
|
- {TEGRA_PINGROUP_SPIG, TEGRA_MUX_SPI2_ALT, TEGRA_PUPD_PULL_UP, TEGRA_TRI_TRISTATE},
|
|
|
{TEGRA_PINGROUP_SPIH, TEGRA_MUX_SPI2_ALT, TEGRA_PUPD_PULL_UP, TEGRA_TRI_TRISTATE},
|
|
|
{TEGRA_PINGROUP_UAA, TEGRA_MUX_ULPI, TEGRA_PUPD_PULL_UP, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_UAB, TEGRA_MUX_ULPI, TEGRA_PUPD_PULL_UP, TEGRA_TRI_NORMAL},
|
|
@@ -160,13 +147,24 @@ static __initdata struct tegra_pingroup_config seaboard_pinmux[] = {
|
|
|
{TEGRA_PINGROUP_XM2D, TEGRA_MUX_NONE, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
};
|
|
|
|
|
|
-static __initdata struct tegra_pingroup_config ventana_pinmux[] = {
|
|
|
- {TEGRA_PINGROUP_DAP3, TEGRA_MUX_DAP3, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
+static struct tegra_pingroup_config seaboard_pinmux[] = {
|
|
|
+ {TEGRA_PINGROUP_DDC, TEGRA_MUX_RSVD2, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
+ {TEGRA_PINGROUP_GMD, TEGRA_MUX_SFLASH, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
+ {TEGRA_PINGROUP_LPW0, TEGRA_MUX_HDMI, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
+ {TEGRA_PINGROUP_LPW2, TEGRA_MUX_HDMI, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
+ {TEGRA_PINGROUP_LSC1, TEGRA_MUX_HDMI, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
+ {TEGRA_PINGROUP_LSCK, TEGRA_MUX_HDMI, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
+ {TEGRA_PINGROUP_LSDA, TEGRA_MUX_HDMI, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
+ {TEGRA_PINGROUP_PTA, TEGRA_MUX_HDMI, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
+ {TEGRA_PINGROUP_SLXC, TEGRA_MUX_SPDIF, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
+ {TEGRA_PINGROUP_SLXK, TEGRA_MUX_PCIE, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
+ {TEGRA_PINGROUP_SPIA, TEGRA_MUX_GMI, TEGRA_PUPD_PULL_UP, TEGRA_TRI_TRISTATE},
|
|
|
+ {TEGRA_PINGROUP_SPIC, TEGRA_MUX_GMI, TEGRA_PUPD_PULL_UP, TEGRA_TRI_NORMAL},
|
|
|
+ {TEGRA_PINGROUP_SPIG, TEGRA_MUX_SPI2_ALT, TEGRA_PUPD_PULL_UP, TEGRA_TRI_TRISTATE},
|
|
|
+};
|
|
|
+
|
|
|
+static struct tegra_pingroup_config ventana_pinmux[] = {
|
|
|
{TEGRA_PINGROUP_DDC, TEGRA_MUX_RSVD2, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
- {TEGRA_PINGROUP_DTA, TEGRA_MUX_VI, TEGRA_PUPD_PULL_DOWN, TEGRA_TRI_NORMAL},
|
|
|
- {TEGRA_PINGROUP_DTB, TEGRA_MUX_VI, TEGRA_PUPD_PULL_DOWN, TEGRA_TRI_NORMAL},
|
|
|
- {TEGRA_PINGROUP_DTC, TEGRA_MUX_VI, TEGRA_PUPD_PULL_DOWN, TEGRA_TRI_NORMAL},
|
|
|
- {TEGRA_PINGROUP_DTD, TEGRA_MUX_VI, TEGRA_PUPD_PULL_DOWN, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_GMD, TEGRA_MUX_SFLASH, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
{TEGRA_PINGROUP_LPW0, TEGRA_MUX_RSVD4, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
|
{TEGRA_PINGROUP_LPW2, TEGRA_MUX_RSVD4, TEGRA_PUPD_NORMAL, TEGRA_TRI_NORMAL},
|
|
@@ -181,65 +179,59 @@ static __initdata struct tegra_pingroup_config ventana_pinmux[] = {
|
|
|
{TEGRA_PINGROUP_SPIG, TEGRA_MUX_SPI2_ALT, TEGRA_PUPD_NORMAL, TEGRA_TRI_TRISTATE},
|
|
|
};
|
|
|
|
|
|
-static struct platform_device *pinmux_devices[] = {
|
|
|
- &tegra_gpio_device,
|
|
|
- &tegra_pinmux_device,
|
|
|
-};
|
|
|
-
|
|
|
static struct tegra_gpio_table common_gpio_table[] = {
|
|
|
{ .gpio = TEGRA_GPIO_SD2_CD, .enable = true },
|
|
|
{ .gpio = TEGRA_GPIO_SD2_WP, .enable = true },
|
|
|
{ .gpio = TEGRA_GPIO_SD2_POWER, .enable = true },
|
|
|
+ { .gpio = TEGRA_GPIO_CDC_IRQ, .enable = true },
|
|
|
+};
|
|
|
+
|
|
|
+static struct tegra_gpio_table seaboard_gpio_table[] = {
|
|
|
{ .gpio = TEGRA_GPIO_LIDSWITCH, .enable = true },
|
|
|
{ .gpio = TEGRA_GPIO_POWERKEY, .enable = true },
|
|
|
{ .gpio = TEGRA_GPIO_HP_DET, .enable = true },
|
|
|
{ .gpio = TEGRA_GPIO_ISL29018_IRQ, .enable = true },
|
|
|
- { .gpio = TEGRA_GPIO_CDC_IRQ, .enable = true },
|
|
|
{ .gpio = TEGRA_GPIO_USB1, .enable = true },
|
|
|
};
|
|
|
|
|
|
-static void __init update_pinmux(struct tegra_pingroup_config *newtbl, int size)
|
|
|
-{
|
|
|
- int i, j;
|
|
|
- struct tegra_pingroup_config *new_pingroup, *base_pingroup;
|
|
|
-
|
|
|
- /* Update base seaboard pinmux table with secondary board
|
|
|
- * specific pinmux table table.
|
|
|
- */
|
|
|
- for (i = 0; i < size; i++) {
|
|
|
- new_pingroup = &newtbl[i];
|
|
|
- for (j = 0; j < ARRAY_SIZE(seaboard_pinmux); j++) {
|
|
|
- base_pingroup = &seaboard_pinmux[j];
|
|
|
- if (new_pingroup->pingroup == base_pingroup->pingroup) {
|
|
|
- *base_pingroup = *new_pingroup;
|
|
|
- break;
|
|
|
- }
|
|
|
- }
|
|
|
- }
|
|
|
-}
|
|
|
-
|
|
|
-void __init seaboard_common_pinmux_init(void)
|
|
|
-{
|
|
|
- if (!of_machine_is_compatible("nvidia,tegra20"))
|
|
|
- platform_add_devices(pinmux_devices,
|
|
|
- ARRAY_SIZE(pinmux_devices));
|
|
|
+static struct tegra_gpio_table ventana_gpio_table[] = {
|
|
|
+ /* hp_det */
|
|
|
+ { .gpio = TEGRA_GPIO_PW2, .enable = true },
|
|
|
+ /* int_mic_en */
|
|
|
+ { .gpio = TEGRA_GPIO_PX0, .enable = true },
|
|
|
+ /* ext_mic_en */
|
|
|
+ { .gpio = TEGRA_GPIO_PX1, .enable = true },
|
|
|
+};
|
|
|
|
|
|
- tegra_pinmux_config_table(seaboard_pinmux, ARRAY_SIZE(seaboard_pinmux));
|
|
|
+static struct tegra_board_pinmux_conf common_conf = {
|
|
|
+ .pgs = common_pinmux,
|
|
|
+ .pg_count = ARRAY_SIZE(common_pinmux),
|
|
|
+ .gpios = common_gpio_table,
|
|
|
+ .gpio_count = ARRAY_SIZE(common_gpio_table),
|
|
|
+};
|
|
|
|
|
|
- tegra_drive_pinmux_config_table(seaboard_drive_pinmux,
|
|
|
- ARRAY_SIZE(seaboard_drive_pinmux));
|
|
|
+static struct tegra_board_pinmux_conf seaboard_conf = {
|
|
|
+ .pgs = seaboard_pinmux,
|
|
|
+ .pg_count = ARRAY_SIZE(seaboard_pinmux),
|
|
|
+ .drives = seaboard_drive_pinmux,
|
|
|
+ .drive_count = ARRAY_SIZE(seaboard_drive_pinmux),
|
|
|
+ .gpios = seaboard_gpio_table,
|
|
|
+ .gpio_count = ARRAY_SIZE(seaboard_gpio_table),
|
|
|
+};
|
|
|
|
|
|
- tegra_gpio_config(common_gpio_table, ARRAY_SIZE(common_gpio_table));
|
|
|
-}
|
|
|
+static struct tegra_board_pinmux_conf ventana_conf = {
|
|
|
+ .pgs = ventana_pinmux,
|
|
|
+ .pg_count = ARRAY_SIZE(ventana_pinmux),
|
|
|
+ .gpios = ventana_gpio_table,
|
|
|
+ .gpio_count = ARRAY_SIZE(ventana_gpio_table),
|
|
|
+};
|
|
|
|
|
|
-void __init seaboard_pinmux_init(void)
|
|
|
+void seaboard_pinmux_init(void)
|
|
|
{
|
|
|
- seaboard_common_pinmux_init();
|
|
|
+ tegra_board_pinmux_init(&common_conf, &seaboard_conf);
|
|
|
}
|
|
|
|
|
|
-void __init ventana_pinmux_init(void)
|
|
|
+void ventana_pinmux_init(void)
|
|
|
{
|
|
|
- update_pinmux(ventana_pinmux, ARRAY_SIZE(ventana_pinmux));
|
|
|
- seaboard_common_pinmux_init();
|
|
|
+ tegra_board_pinmux_init(&common_conf, &ventana_conf);
|
|
|
}
|
|
|
-
|