m528xsim.h 12 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314
  1. /****************************************************************************/
  2. /*
  3. * m528xsim.h -- ColdFire 5280/5282 System Integration Module support.
  4. *
  5. * (C) Copyright 2003, Greg Ungerer (gerg@snapgear.com)
  6. */
  7. /****************************************************************************/
  8. #ifndef m528xsim_h
  9. #define m528xsim_h
  10. /****************************************************************************/
  11. #define CPU_NAME "COLDFIRE(m528x)"
  12. #define CPU_INSTR_PER_JIFFY 3
  13. #define MCF_BUSCLK MCF_CLK
  14. #include <asm/m52xxacr.h>
  15. /*
  16. * Define the 5280/5282 SIM register set addresses.
  17. */
  18. #define MCFICM_INTC0 (MCF_IPSBAR + 0x0c00) /* Base for Interrupt Ctrl 0 */
  19. #define MCFICM_INTC1 (MCF_IPSBAR + 0x0d00) /* Base for Interrupt Ctrl 0 */
  20. #define MCFINTC_IPRH 0x00 /* Interrupt pending 32-63 */
  21. #define MCFINTC_IPRL 0x04 /* Interrupt pending 1-31 */
  22. #define MCFINTC_IMRH 0x08 /* Interrupt mask 32-63 */
  23. #define MCFINTC_IMRL 0x0c /* Interrupt mask 1-31 */
  24. #define MCFINTC_INTFRCH 0x10 /* Interrupt force 32-63 */
  25. #define MCFINTC_INTFRCL 0x14 /* Interrupt force 1-31 */
  26. #define MCFINTC_IRLR 0x18 /* */
  27. #define MCFINTC_IACKL 0x19 /* */
  28. #define MCFINTC_ICR0 0x40 /* Base ICR register */
  29. #define MCFINT_VECBASE 64 /* Vector base number */
  30. #define MCFINT_UART0 13 /* Interrupt number for UART0 */
  31. #define MCFINT_UART1 14 /* Interrupt number for UART1 */
  32. #define MCFINT_UART2 15 /* Interrupt number for UART2 */
  33. #define MCFINT_QSPI 18 /* Interrupt number for QSPI */
  34. #define MCFINT_FECRX0 23 /* Interrupt number for FEC */
  35. #define MCFINT_FECTX0 27 /* Interrupt number for FEC */
  36. #define MCFINT_FECENTC0 29 /* Interrupt number for FEC */
  37. #define MCFINT_PIT1 55 /* Interrupt number for PIT1 */
  38. #define MCF_IRQ_UART0 (MCFINT_VECBASE + MCFINT_UART0)
  39. #define MCF_IRQ_UART1 (MCFINT_VECBASE + MCFINT_UART1)
  40. #define MCF_IRQ_UART2 (MCFINT_VECBASE + MCFINT_UART2)
  41. #define MCF_IRQ_FECRX0 (MCFINT_VECBASE + MCFINT_FECRX0)
  42. #define MCF_IRQ_FECTX0 (MCFINT_VECBASE + MCFINT_FECTX0)
  43. #define MCF_IRQ_FECENTC0 (MCFINT_VECBASE + MCFINT_FECENTC0)
  44. #define MCF_IRQ_QSPI (MCFINT_VECBASE + MCFINT_QSPI)
  45. /*
  46. * SDRAM configuration registers.
  47. */
  48. #define MCFSIM_DCR (MCF_IPSBAR + 0x00000044) /* Control */
  49. #define MCFSIM_DACR0 (MCF_IPSBAR + 0x00000048) /* Base address 0 */
  50. #define MCFSIM_DMR0 (MCF_IPSBAR + 0x0000004c) /* Address mask 0 */
  51. #define MCFSIM_DACR1 (MCF_IPSBAR + 0x00000050) /* Base address 1 */
  52. #define MCFSIM_DMR1 (MCF_IPSBAR + 0x00000054) /* Address mask 1 */
  53. /*
  54. * DMA unit base addresses.
  55. */
  56. #define MCFDMA_BASE0 (MCF_IPSBAR + 0x00000100)
  57. #define MCFDMA_BASE1 (MCF_IPSBAR + 0x00000140)
  58. #define MCFDMA_BASE2 (MCF_IPSBAR + 0x00000180)
  59. #define MCFDMA_BASE3 (MCF_IPSBAR + 0x000001C0)
  60. /*
  61. * UART module.
  62. */
  63. #define MCFUART_BASE0 (MCF_IPSBAR + 0x00000200)
  64. #define MCFUART_BASE1 (MCF_IPSBAR + 0x00000240)
  65. #define MCFUART_BASE2 (MCF_IPSBAR + 0x00000280)
  66. /*
  67. * FEC ethernet module.
  68. */
  69. #define MCFFEC_BASE0 (MCF_IPSBAR + 0x00001000)
  70. #define MCFFEC_SIZE0 0x800
  71. /*
  72. * QSPI module.
  73. */
  74. #define MCFQSPI_IOBASE (MCF_IPSBAR + 0x340)
  75. #define MCFQSPI_SIZE 0x40
  76. #define MCFQSPI_CS0 147
  77. #define MCFQSPI_CS1 148
  78. #define MCFQSPI_CS2 149
  79. #define MCFQSPI_CS3 150
  80. /*
  81. * GPIO registers
  82. */
  83. #define MCFGPIO_PORTA (MCF_IPSBAR + 0x00100000)
  84. #define MCFGPIO_PORTB (MCF_IPSBAR + 0x00100001)
  85. #define MCFGPIO_PORTC (MCF_IPSBAR + 0x00100002)
  86. #define MCFGPIO_PORTD (MCF_IPSBAR + 0x00100003)
  87. #define MCFGPIO_PORTE (MCF_IPSBAR + 0x00100004)
  88. #define MCFGPIO_PORTF (MCF_IPSBAR + 0x00100005)
  89. #define MCFGPIO_PORTG (MCF_IPSBAR + 0x00100006)
  90. #define MCFGPIO_PORTH (MCF_IPSBAR + 0x00100007)
  91. #define MCFGPIO_PORTJ (MCF_IPSBAR + 0x00100008)
  92. #define MCFGPIO_PORTDD (MCF_IPSBAR + 0x00100009)
  93. #define MCFGPIO_PORTEH (MCF_IPSBAR + 0x0010000A)
  94. #define MCFGPIO_PORTEL (MCF_IPSBAR + 0x0010000B)
  95. #define MCFGPIO_PORTAS (MCF_IPSBAR + 0x0010000C)
  96. #define MCFGPIO_PORTQS (MCF_IPSBAR + 0x0010000D)
  97. #define MCFGPIO_PORTSD (MCF_IPSBAR + 0x0010000E)
  98. #define MCFGPIO_PORTTC (MCF_IPSBAR + 0x0010000F)
  99. #define MCFGPIO_PORTTD (MCF_IPSBAR + 0x00100010)
  100. #define MCFGPIO_PORTUA (MCF_IPSBAR + 0x00100011)
  101. #define MCFGPIO_DDRA (MCF_IPSBAR + 0x00100014)
  102. #define MCFGPIO_DDRB (MCF_IPSBAR + 0x00100015)
  103. #define MCFGPIO_DDRC (MCF_IPSBAR + 0x00100016)
  104. #define MCFGPIO_DDRD (MCF_IPSBAR + 0x00100017)
  105. #define MCFGPIO_DDRE (MCF_IPSBAR + 0x00100018)
  106. #define MCFGPIO_DDRF (MCF_IPSBAR + 0x00100019)
  107. #define MCFGPIO_DDRG (MCF_IPSBAR + 0x0010001A)
  108. #define MCFGPIO_DDRH (MCF_IPSBAR + 0x0010001B)
  109. #define MCFGPIO_DDRJ (MCF_IPSBAR + 0x0010001C)
  110. #define MCFGPIO_DDRDD (MCF_IPSBAR + 0x0010001D)
  111. #define MCFGPIO_DDREH (MCF_IPSBAR + 0x0010001E)
  112. #define MCFGPIO_DDREL (MCF_IPSBAR + 0x0010001F)
  113. #define MCFGPIO_DDRAS (MCF_IPSBAR + 0x00100020)
  114. #define MCFGPIO_DDRQS (MCF_IPSBAR + 0x00100021)
  115. #define MCFGPIO_DDRSD (MCF_IPSBAR + 0x00100022)
  116. #define MCFGPIO_DDRTC (MCF_IPSBAR + 0x00100023)
  117. #define MCFGPIO_DDRTD (MCF_IPSBAR + 0x00100024)
  118. #define MCFGPIO_DDRUA (MCF_IPSBAR + 0x00100025)
  119. #define MCFGPIO_PORTAP (MCF_IPSBAR + 0x00100028)
  120. #define MCFGPIO_PORTBP (MCF_IPSBAR + 0x00100029)
  121. #define MCFGPIO_PORTCP (MCF_IPSBAR + 0x0010002A)
  122. #define MCFGPIO_PORTDP (MCF_IPSBAR + 0x0010002B)
  123. #define MCFGPIO_PORTEP (MCF_IPSBAR + 0x0010002C)
  124. #define MCFGPIO_PORTFP (MCF_IPSBAR + 0x0010002D)
  125. #define MCFGPIO_PORTGP (MCF_IPSBAR + 0x0010002E)
  126. #define MCFGPIO_PORTHP (MCF_IPSBAR + 0x0010002F)
  127. #define MCFGPIO_PORTJP (MCF_IPSBAR + 0x00100030)
  128. #define MCFGPIO_PORTDDP (MCF_IPSBAR + 0x00100031)
  129. #define MCFGPIO_PORTEHP (MCF_IPSBAR + 0x00100032)
  130. #define MCFGPIO_PORTELP (MCF_IPSBAR + 0x00100033)
  131. #define MCFGPIO_PORTASP (MCF_IPSBAR + 0x00100034)
  132. #define MCFGPIO_PORTQSP (MCF_IPSBAR + 0x00100035)
  133. #define MCFGPIO_PORTSDP (MCF_IPSBAR + 0x00100036)
  134. #define MCFGPIO_PORTTCP (MCF_IPSBAR + 0x00100037)
  135. #define MCFGPIO_PORTTDP (MCF_IPSBAR + 0x00100038)
  136. #define MCFGPIO_PORTUAP (MCF_IPSBAR + 0x00100039)
  137. #define MCFGPIO_SETA (MCF_IPSBAR + 0x00100028)
  138. #define MCFGPIO_SETB (MCF_IPSBAR + 0x00100029)
  139. #define MCFGPIO_SETC (MCF_IPSBAR + 0x0010002A)
  140. #define MCFGPIO_SETD (MCF_IPSBAR + 0x0010002B)
  141. #define MCFGPIO_SETE (MCF_IPSBAR + 0x0010002C)
  142. #define MCFGPIO_SETF (MCF_IPSBAR + 0x0010002D)
  143. #define MCFGPIO_SETG (MCF_IPSBAR + 0x0010002E)
  144. #define MCFGPIO_SETH (MCF_IPSBAR + 0x0010002F)
  145. #define MCFGPIO_SETJ (MCF_IPSBAR + 0x00100030)
  146. #define MCFGPIO_SETDD (MCF_IPSBAR + 0x00100031)
  147. #define MCFGPIO_SETEH (MCF_IPSBAR + 0x00100032)
  148. #define MCFGPIO_SETEL (MCF_IPSBAR + 0x00100033)
  149. #define MCFGPIO_SETAS (MCF_IPSBAR + 0x00100034)
  150. #define MCFGPIO_SETQS (MCF_IPSBAR + 0x00100035)
  151. #define MCFGPIO_SETSD (MCF_IPSBAR + 0x00100036)
  152. #define MCFGPIO_SETTC (MCF_IPSBAR + 0x00100037)
  153. #define MCFGPIO_SETTD (MCF_IPSBAR + 0x00100038)
  154. #define MCFGPIO_SETUA (MCF_IPSBAR + 0x00100039)
  155. #define MCFGPIO_CLRA (MCF_IPSBAR + 0x0010003C)
  156. #define MCFGPIO_CLRB (MCF_IPSBAR + 0x0010003D)
  157. #define MCFGPIO_CLRC (MCF_IPSBAR + 0x0010003E)
  158. #define MCFGPIO_CLRD (MCF_IPSBAR + 0x0010003F)
  159. #define MCFGPIO_CLRE (MCF_IPSBAR + 0x00100040)
  160. #define MCFGPIO_CLRF (MCF_IPSBAR + 0x00100041)
  161. #define MCFGPIO_CLRG (MCF_IPSBAR + 0x00100042)
  162. #define MCFGPIO_CLRH (MCF_IPSBAR + 0x00100043)
  163. #define MCFGPIO_CLRJ (MCF_IPSBAR + 0x00100044)
  164. #define MCFGPIO_CLRDD (MCF_IPSBAR + 0x00100045)
  165. #define MCFGPIO_CLREH (MCF_IPSBAR + 0x00100046)
  166. #define MCFGPIO_CLREL (MCF_IPSBAR + 0x00100047)
  167. #define MCFGPIO_CLRAS (MCF_IPSBAR + 0x00100048)
  168. #define MCFGPIO_CLRQS (MCF_IPSBAR + 0x00100049)
  169. #define MCFGPIO_CLRSD (MCF_IPSBAR + 0x0010004A)
  170. #define MCFGPIO_CLRTC (MCF_IPSBAR + 0x0010004B)
  171. #define MCFGPIO_CLRTD (MCF_IPSBAR + 0x0010004C)
  172. #define MCFGPIO_CLRUA (MCF_IPSBAR + 0x0010004D)
  173. #define MCFGPIO_PBCDPAR (MCF_IPSBAR + 0x00100050)
  174. #define MCFGPIO_PFPAR (MCF_IPSBAR + 0x00100051)
  175. #define MCFGPIO_PEPAR (MCF_IPSBAR + 0x00100052)
  176. #define MCFGPIO_PJPAR (MCF_IPSBAR + 0x00100054)
  177. #define MCFGPIO_PSDPAR (MCF_IPSBAR + 0x00100055)
  178. #define MCFGPIO_PASPAR (MCF_IPSBAR + 0x00100056)
  179. #define MCFGPIO_PEHLPAR (MCF_IPSBAR + 0x00100058)
  180. #define MCFGPIO_PQSPAR (MCF_IPSBAR + 0x00100059)
  181. #define MCFGPIO_PTCPAR (MCF_IPSBAR + 0x0010005A)
  182. #define MCFGPIO_PTDPAR (MCF_IPSBAR + 0x0010005B)
  183. #define MCFGPIO_PUAPAR (MCF_IPSBAR + 0x0010005C)
  184. /*
  185. * PIT timer base addresses.
  186. */
  187. #define MCFPIT_BASE1 (MCF_IPSBAR + 0x00150000)
  188. #define MCFPIT_BASE2 (MCF_IPSBAR + 0x00160000)
  189. #define MCFPIT_BASE3 (MCF_IPSBAR + 0x00170000)
  190. #define MCFPIT_BASE4 (MCF_IPSBAR + 0x00180000)
  191. /*
  192. * Edge Port registers
  193. */
  194. #define MCFEPORT_EPPAR (MCF_IPSBAR + 0x00130000)
  195. #define MCFEPORT_EPDDR (MCF_IPSBAR + 0x00130002)
  196. #define MCFEPORT_EPIER (MCF_IPSBAR + 0x00130003)
  197. #define MCFEPORT_EPDR (MCF_IPSBAR + 0x00130004)
  198. #define MCFEPORT_EPPDR (MCF_IPSBAR + 0x00130005)
  199. #define MCFEPORT_EPFR (MCF_IPSBAR + 0x00130006)
  200. /*
  201. * Queued ADC registers
  202. */
  203. #define MCFQADC_PORTQA (MCF_IPSBAR + 0x00190006)
  204. #define MCFQADC_PORTQB (MCF_IPSBAR + 0x00190007)
  205. #define MCFQADC_DDRQA (MCF_IPSBAR + 0x00190008)
  206. #define MCFQADC_DDRQB (MCF_IPSBAR + 0x00190009)
  207. /*
  208. * General Purpose Timers registers
  209. */
  210. #define MCFGPTA_GPTPORT (MCF_IPSBAR + 0x001A001D)
  211. #define MCFGPTA_GPTDDR (MCF_IPSBAR + 0x001A001E)
  212. #define MCFGPTB_GPTPORT (MCF_IPSBAR + 0x001B001D)
  213. #define MCFGPTB_GPTDDR (MCF_IPSBAR + 0x001B001E)
  214. /*
  215. *
  216. * definitions for generic gpio support
  217. *
  218. */
  219. #define MCFGPIO_PODR MCFGPIO_PORTA /* port output data */
  220. #define MCFGPIO_PDDR MCFGPIO_DDRA /* port data direction */
  221. #define MCFGPIO_PPDR MCFGPIO_PORTAP /* port pin data */
  222. #define MCFGPIO_SETR MCFGPIO_SETA /* set output */
  223. #define MCFGPIO_CLRR MCFGPIO_CLRA /* clr output */
  224. #define MCFGPIO_IRQ_MAX 8
  225. #define MCFGPIO_IRQ_VECBASE MCFINT_VECBASE
  226. #define MCFGPIO_PIN_MAX 180
  227. /*
  228. * Derek Cheung - 6 Feb 2005
  229. * add I2C and QSPI register definition using Freescale's MCF5282
  230. */
  231. /* set Port AS pin for I2C or UART */
  232. #define MCF5282_GPIO_PASPAR (volatile u16 *) (MCF_IPSBAR + 0x00100056)
  233. /* Port UA Pin Assignment Register (8 Bit) */
  234. #define MCF5282_GPIO_PUAPAR 0x10005C
  235. /* Interrupt Mask Register Register Low */
  236. #define MCF5282_INTC0_IMRL (volatile u32 *) (MCF_IPSBAR + 0x0C0C)
  237. /* Interrupt Control Register 7 */
  238. #define MCF5282_INTC0_ICR17 (volatile u8 *) (MCF_IPSBAR + 0x0C51)
  239. /*
  240. * Reset Control Unit (relative to IPSBAR).
  241. */
  242. #define MCF_RCR (MCF_IPSBAR + 0x110000)
  243. #define MCF_RSR (MCF_IPSBAR + 0x110001)
  244. #define MCF_RCR_SWRESET 0x80 /* Software reset bit */
  245. #define MCF_RCR_FRCSTOUT 0x40 /* Force external reset */
  246. /*********************************************************************
  247. *
  248. * Inter-IC (I2C) Module
  249. *
  250. *********************************************************************/
  251. /* Read/Write access macros for general use */
  252. #define MCF5282_I2C_I2ADR (volatile u8 *) (MCF_IPSBAR + 0x0300) // Address
  253. #define MCF5282_I2C_I2FDR (volatile u8 *) (MCF_IPSBAR + 0x0304) // Freq Divider
  254. #define MCF5282_I2C_I2CR (volatile u8 *) (MCF_IPSBAR + 0x0308) // Control
  255. #define MCF5282_I2C_I2SR (volatile u8 *) (MCF_IPSBAR + 0x030C) // Status
  256. #define MCF5282_I2C_I2DR (volatile u8 *) (MCF_IPSBAR + 0x0310) // Data I/O
  257. /* Bit level definitions and macros */
  258. #define MCF5282_I2C_I2ADR_ADDR(x) (((x)&0x7F)<<0x01)
  259. #define MCF5282_I2C_I2FDR_IC(x) (((x)&0x3F))
  260. #define MCF5282_I2C_I2CR_IEN (0x80) // I2C enable
  261. #define MCF5282_I2C_I2CR_IIEN (0x40) // interrupt enable
  262. #define MCF5282_I2C_I2CR_MSTA (0x20) // master/slave mode
  263. #define MCF5282_I2C_I2CR_MTX (0x10) // transmit/receive mode
  264. #define MCF5282_I2C_I2CR_TXAK (0x08) // transmit acknowledge enable
  265. #define MCF5282_I2C_I2CR_RSTA (0x04) // repeat start
  266. #define MCF5282_I2C_I2SR_ICF (0x80) // data transfer bit
  267. #define MCF5282_I2C_I2SR_IAAS (0x40) // I2C addressed as a slave
  268. #define MCF5282_I2C_I2SR_IBB (0x20) // I2C bus busy
  269. #define MCF5282_I2C_I2SR_IAL (0x10) // aribitration lost
  270. #define MCF5282_I2C_I2SR_SRW (0x04) // slave read/write
  271. #define MCF5282_I2C_I2SR_IIF (0x02) // I2C interrupt
  272. #define MCF5282_I2C_I2SR_RXAK (0x01) // received acknowledge
  273. #endif /* m528xsim_h */