m520xsim.h 4.7 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128
  1. /****************************************************************************/
  2. /*
  3. * m520xsim.h -- ColdFire 5207/5208 System Integration Module support.
  4. *
  5. * (C) Copyright 2005, Intec Automation (mike@steroidmicros.com)
  6. */
  7. /****************************************************************************/
  8. #ifndef m520xsim_h
  9. #define m520xsim_h
  10. /****************************************************************************/
  11. /*
  12. * Define the 5282 SIM register set addresses.
  13. */
  14. #define MCFICM_INTC0 0x48000 /* Base for Interrupt Ctrl 0 */
  15. #define MCFINTC_IPRH 0x00 /* Interrupt pending 32-63 */
  16. #define MCFINTC_IPRL 0x04 /* Interrupt pending 1-31 */
  17. #define MCFINTC_IMRH 0x08 /* Interrupt mask 32-63 */
  18. #define MCFINTC_IMRL 0x0c /* Interrupt mask 1-31 */
  19. #define MCFINTC_INTFRCH 0x10 /* Interrupt force 32-63 */
  20. #define MCFINTC_INTFRCL 0x14 /* Interrupt force 1-31 */
  21. #define MCFINTC_ICR0 0x40 /* Base ICR register */
  22. #define MCFINT_VECBASE 64
  23. #define MCFINT_UART0 26 /* Interrupt number for UART0 */
  24. #define MCFINT_UART1 27 /* Interrupt number for UART1 */
  25. #define MCFINT_UART2 28 /* Interrupt number for UART2 */
  26. #define MCFINT_QSPI 31 /* Interrupt number for QSPI */
  27. #define MCFINT_PIT1 4 /* Interrupt number for PIT1 (PIT0 in processor) */
  28. /*
  29. * SDRAM configuration registers.
  30. */
  31. #define MCFSIM_SDMR 0x000a8000 /* SDRAM Mode/Extended Mode Register */
  32. #define MCFSIM_SDCR 0x000a8004 /* SDRAM Control Register */
  33. #define MCFSIM_SDCFG1 0x000a8008 /* SDRAM Configuration Register 1 */
  34. #define MCFSIM_SDCFG2 0x000a800c /* SDRAM Configuration Register 2 */
  35. #define MCFSIM_SDCS0 0x000a8110 /* SDRAM Chip Select 0 Configuration */
  36. #define MCFSIM_SDCS1 0x000a8114 /* SDRAM Chip Select 1 Configuration */
  37. #define MCFEPORT_EPDDR 0xFC088002
  38. #define MCFEPORT_EPDR 0xFC088004
  39. #define MCFEPORT_EPPDR 0xFC088005
  40. #define MCFGPIO_PODR_BUSCTL 0xFC0A4000
  41. #define MCFGPIO_PODR_BE 0xFC0A4001
  42. #define MCFGPIO_PODR_CS 0xFC0A4002
  43. #define MCFGPIO_PODR_FECI2C 0xFC0A4003
  44. #define MCFGPIO_PODR_QSPI 0xFC0A4004
  45. #define MCFGPIO_PODR_TIMER 0xFC0A4005
  46. #define MCFGPIO_PODR_UART 0xFC0A4006
  47. #define MCFGPIO_PODR_FECH 0xFC0A4007
  48. #define MCFGPIO_PODR_FECL 0xFC0A4008
  49. #define MCFGPIO_PDDR_BUSCTL 0xFC0A400C
  50. #define MCFGPIO_PDDR_BE 0xFC0A400D
  51. #define MCFGPIO_PDDR_CS 0xFC0A400E
  52. #define MCFGPIO_PDDR_FECI2C 0xFC0A400F
  53. #define MCFGPIO_PDDR_QSPI 0xFC0A4010
  54. #define MCFGPIO_PDDR_TIMER 0xFC0A4011
  55. #define MCFGPIO_PDDR_UART 0xFC0A4012
  56. #define MCFGPIO_PDDR_FECH 0xFC0A4013
  57. #define MCFGPIO_PDDR_FECL 0xFC0A4014
  58. #define MCFGPIO_PPDSDR_BUSCTL 0xFC0A401A
  59. #define MCFGPIO_PPDSDR_BE 0xFC0A401B
  60. #define MCFGPIO_PPDSDR_CS 0xFC0A401C
  61. #define MCFGPIO_PPDSDR_FECI2C 0xFC0A401D
  62. #define MCFGPIO_PPDSDR_QSPI 0xFC0A401E
  63. #define MCFGPIO_PPDSDR_TIMER 0xFC0A401F
  64. #define MCFGPIO_PPDSDR_UART 0xFC0A4021
  65. #define MCFGPIO_PPDSDR_FECH 0xFC0A4021
  66. #define MCFGPIO_PPDSDR_FECL 0xFC0A4022
  67. #define MCFGPIO_PCLRR_BUSCTL 0xFC0A4024
  68. #define MCFGPIO_PCLRR_BE 0xFC0A4025
  69. #define MCFGPIO_PCLRR_CS 0xFC0A4026
  70. #define MCFGPIO_PCLRR_FECI2C 0xFC0A4027
  71. #define MCFGPIO_PCLRR_QSPI 0xFC0A4028
  72. #define MCFGPIO_PCLRR_TIMER 0xFC0A4029
  73. #define MCFGPIO_PCLRR_UART 0xFC0A402A
  74. #define MCFGPIO_PCLRR_FECH 0xFC0A402B
  75. #define MCFGPIO_PCLRR_FECL 0xFC0A402C
  76. /*
  77. * Generic GPIO support
  78. */
  79. #define MCFGPIO_PODR MCFGPIO_PODR_BUSCTL
  80. #define MCFGPIO_PDDR MCFGPIO_PDDR_BUSCTL
  81. #define MCFGPIO_PPDR MCFGPIO_PPDSDR_BUSCTL
  82. #define MCFGPIO_SETR MCFGPIO_PPDSDR_BUSCTL
  83. #define MCFGPIO_CLRR MCFGPIO_PCLRR_BUSCTL
  84. #define MCFGPIO_PIN_MAX 80
  85. #define MCFGPIO_IRQ_MAX 8
  86. #define MCFGPIO_IRQ_VECBASE MCFINT_VECBASE
  87. /****************************************************************************/
  88. #define MCF_GPIO_PAR_UART (0xA4036)
  89. #define MCF_GPIO_PAR_FECI2C (0xA4033)
  90. #define MCF_GPIO_PAR_FEC (0xA4038)
  91. #define MCF_GPIO_PAR_UART_PAR_URXD0 (0x0001)
  92. #define MCF_GPIO_PAR_UART_PAR_UTXD0 (0x0002)
  93. #define MCF_GPIO_PAR_UART_PAR_URXD1 (0x0040)
  94. #define MCF_GPIO_PAR_UART_PAR_UTXD1 (0x0080)
  95. #define MCF_GPIO_PAR_FECI2C_PAR_SDA_URXD2 (0x02)
  96. #define MCF_GPIO_PAR_FECI2C_PAR_SCL_UTXD2 (0x04)
  97. #define ICR_INTRCONF 0x05
  98. #define MCFPIT_IMR MCFINTC_IMRL
  99. #define MCFPIT_IMR_IBIT (1 << MCFINT_PIT1)
  100. /*
  101. * Reset Controll Unit.
  102. */
  103. #define MCF_RCR 0xFC0A0000
  104. #define MCF_RSR 0xFC0A0001
  105. #define MCF_RCR_SWRESET 0x80 /* Software reset bit */
  106. #define MCF_RCR_FRCSTOUT 0x40 /* Force external reset */
  107. /****************************************************************************/
  108. #endif /* m520xsim_h */