board-sh7757lcr.c 10 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374
  1. /*
  2. * Renesas R0P7757LC0012RL Support.
  3. *
  4. * Copyright (C) 2009 - 2010 Renesas Solutions Corp.
  5. *
  6. * This file is subject to the terms and conditions of the GNU General Public
  7. * License. See the file "COPYING" in the main directory of this archive
  8. * for more details.
  9. */
  10. #include <linux/init.h>
  11. #include <linux/platform_device.h>
  12. #include <linux/gpio.h>
  13. #include <linux/irq.h>
  14. #include <linux/spi/spi.h>
  15. #include <linux/spi/flash.h>
  16. #include <linux/io.h>
  17. #include <cpu/sh7757.h>
  18. #include <asm/sh_eth.h>
  19. #include <asm/heartbeat.h>
  20. static struct resource heartbeat_resource = {
  21. .start = 0xffec005c, /* PUDR */
  22. .end = 0xffec005c,
  23. .flags = IORESOURCE_MEM | IORESOURCE_MEM_8BIT,
  24. };
  25. static unsigned char heartbeat_bit_pos[] = { 0, 1, 2, 3 };
  26. static struct heartbeat_data heartbeat_data = {
  27. .bit_pos = heartbeat_bit_pos,
  28. .nr_bits = ARRAY_SIZE(heartbeat_bit_pos),
  29. .flags = HEARTBEAT_INVERTED,
  30. };
  31. static struct platform_device heartbeat_device = {
  32. .name = "heartbeat",
  33. .id = -1,
  34. .dev = {
  35. .platform_data = &heartbeat_data,
  36. },
  37. .num_resources = 1,
  38. .resource = &heartbeat_resource,
  39. };
  40. /* Fast Ethernet */
  41. static struct resource sh_eth0_resources[] = {
  42. {
  43. .start = 0xfef00000,
  44. .end = 0xfef001ff,
  45. .flags = IORESOURCE_MEM,
  46. }, {
  47. .start = 84,
  48. .end = 84,
  49. .flags = IORESOURCE_IRQ,
  50. },
  51. };
  52. static struct sh_eth_plat_data sh7757_eth0_pdata = {
  53. .phy = 1,
  54. .edmac_endian = EDMAC_LITTLE_ENDIAN,
  55. };
  56. static struct platform_device sh7757_eth0_device = {
  57. .name = "sh-eth",
  58. .resource = sh_eth0_resources,
  59. .id = 0,
  60. .num_resources = ARRAY_SIZE(sh_eth0_resources),
  61. .dev = {
  62. .platform_data = &sh7757_eth0_pdata,
  63. },
  64. };
  65. static struct resource sh_eth1_resources[] = {
  66. {
  67. .start = 0xfef00800,
  68. .end = 0xfef009ff,
  69. .flags = IORESOURCE_MEM,
  70. }, {
  71. .start = 84,
  72. .end = 84,
  73. .flags = IORESOURCE_IRQ,
  74. },
  75. };
  76. static struct sh_eth_plat_data sh7757_eth1_pdata = {
  77. .phy = 1,
  78. .edmac_endian = EDMAC_LITTLE_ENDIAN,
  79. };
  80. static struct platform_device sh7757_eth1_device = {
  81. .name = "sh-eth",
  82. .resource = sh_eth1_resources,
  83. .id = 1,
  84. .num_resources = ARRAY_SIZE(sh_eth1_resources),
  85. .dev = {
  86. .platform_data = &sh7757_eth1_pdata,
  87. },
  88. };
  89. static struct platform_device *sh7757lcr_devices[] __initdata = {
  90. &heartbeat_device,
  91. &sh7757_eth0_device,
  92. &sh7757_eth1_device,
  93. };
  94. static int __init sh7757lcr_devices_setup(void)
  95. {
  96. /* RGMII (PTA) */
  97. gpio_request(GPIO_FN_ET0_MDC, NULL);
  98. gpio_request(GPIO_FN_ET0_MDIO, NULL);
  99. gpio_request(GPIO_FN_ET1_MDC, NULL);
  100. gpio_request(GPIO_FN_ET1_MDIO, NULL);
  101. /* ONFI (PTB, PTZ) */
  102. gpio_request(GPIO_FN_ON_NRE, NULL);
  103. gpio_request(GPIO_FN_ON_NWE, NULL);
  104. gpio_request(GPIO_FN_ON_NWP, NULL);
  105. gpio_request(GPIO_FN_ON_NCE0, NULL);
  106. gpio_request(GPIO_FN_ON_R_B0, NULL);
  107. gpio_request(GPIO_FN_ON_ALE, NULL);
  108. gpio_request(GPIO_FN_ON_CLE, NULL);
  109. gpio_request(GPIO_FN_ON_DQ7, NULL);
  110. gpio_request(GPIO_FN_ON_DQ6, NULL);
  111. gpio_request(GPIO_FN_ON_DQ5, NULL);
  112. gpio_request(GPIO_FN_ON_DQ4, NULL);
  113. gpio_request(GPIO_FN_ON_DQ3, NULL);
  114. gpio_request(GPIO_FN_ON_DQ2, NULL);
  115. gpio_request(GPIO_FN_ON_DQ1, NULL);
  116. gpio_request(GPIO_FN_ON_DQ0, NULL);
  117. /* IRQ8 to 0 (PTB, PTC) */
  118. gpio_request(GPIO_FN_IRQ8, NULL);
  119. gpio_request(GPIO_FN_IRQ7, NULL);
  120. gpio_request(GPIO_FN_IRQ6, NULL);
  121. gpio_request(GPIO_FN_IRQ5, NULL);
  122. gpio_request(GPIO_FN_IRQ4, NULL);
  123. gpio_request(GPIO_FN_IRQ3, NULL);
  124. gpio_request(GPIO_FN_IRQ2, NULL);
  125. gpio_request(GPIO_FN_IRQ1, NULL);
  126. gpio_request(GPIO_FN_IRQ0, NULL);
  127. /* SPI0 (PTD) */
  128. gpio_request(GPIO_FN_SP0_MOSI, NULL);
  129. gpio_request(GPIO_FN_SP0_MISO, NULL);
  130. gpio_request(GPIO_FN_SP0_SCK, NULL);
  131. gpio_request(GPIO_FN_SP0_SCK_FB, NULL);
  132. gpio_request(GPIO_FN_SP0_SS0, NULL);
  133. gpio_request(GPIO_FN_SP0_SS1, NULL);
  134. gpio_request(GPIO_FN_SP0_SS2, NULL);
  135. gpio_request(GPIO_FN_SP0_SS3, NULL);
  136. /* RMII 0/1 (PTE, PTF) */
  137. gpio_request(GPIO_FN_RMII0_CRS_DV, NULL);
  138. gpio_request(GPIO_FN_RMII0_TXD1, NULL);
  139. gpio_request(GPIO_FN_RMII0_TXD0, NULL);
  140. gpio_request(GPIO_FN_RMII0_TXEN, NULL);
  141. gpio_request(GPIO_FN_RMII0_REFCLK, NULL);
  142. gpio_request(GPIO_FN_RMII0_RXD1, NULL);
  143. gpio_request(GPIO_FN_RMII0_RXD0, NULL);
  144. gpio_request(GPIO_FN_RMII0_RX_ER, NULL);
  145. gpio_request(GPIO_FN_RMII1_CRS_DV, NULL);
  146. gpio_request(GPIO_FN_RMII1_TXD1, NULL);
  147. gpio_request(GPIO_FN_RMII1_TXD0, NULL);
  148. gpio_request(GPIO_FN_RMII1_TXEN, NULL);
  149. gpio_request(GPIO_FN_RMII1_REFCLK, NULL);
  150. gpio_request(GPIO_FN_RMII1_RXD1, NULL);
  151. gpio_request(GPIO_FN_RMII1_RXD0, NULL);
  152. gpio_request(GPIO_FN_RMII1_RX_ER, NULL);
  153. /* eMMC (PTG) */
  154. gpio_request(GPIO_FN_MMCCLK, NULL);
  155. gpio_request(GPIO_FN_MMCCMD, NULL);
  156. gpio_request(GPIO_FN_MMCDAT7, NULL);
  157. gpio_request(GPIO_FN_MMCDAT6, NULL);
  158. gpio_request(GPIO_FN_MMCDAT5, NULL);
  159. gpio_request(GPIO_FN_MMCDAT4, NULL);
  160. gpio_request(GPIO_FN_MMCDAT3, NULL);
  161. gpio_request(GPIO_FN_MMCDAT2, NULL);
  162. gpio_request(GPIO_FN_MMCDAT1, NULL);
  163. gpio_request(GPIO_FN_MMCDAT0, NULL);
  164. /* LPC (PTG, PTH, PTQ, PTU) */
  165. gpio_request(GPIO_FN_SERIRQ, NULL);
  166. gpio_request(GPIO_FN_LPCPD, NULL);
  167. gpio_request(GPIO_FN_LDRQ, NULL);
  168. gpio_request(GPIO_FN_WP, NULL);
  169. gpio_request(GPIO_FN_FMS0, NULL);
  170. gpio_request(GPIO_FN_LAD3, NULL);
  171. gpio_request(GPIO_FN_LAD2, NULL);
  172. gpio_request(GPIO_FN_LAD1, NULL);
  173. gpio_request(GPIO_FN_LAD0, NULL);
  174. gpio_request(GPIO_FN_LFRAME, NULL);
  175. gpio_request(GPIO_FN_LRESET, NULL);
  176. gpio_request(GPIO_FN_LCLK, NULL);
  177. gpio_request(GPIO_FN_LGPIO7, NULL);
  178. gpio_request(GPIO_FN_LGPIO6, NULL);
  179. gpio_request(GPIO_FN_LGPIO5, NULL);
  180. gpio_request(GPIO_FN_LGPIO4, NULL);
  181. /* SPI1 (PTH) */
  182. gpio_request(GPIO_FN_SP1_MOSI, NULL);
  183. gpio_request(GPIO_FN_SP1_MISO, NULL);
  184. gpio_request(GPIO_FN_SP1_SCK, NULL);
  185. gpio_request(GPIO_FN_SP1_SCK_FB, NULL);
  186. gpio_request(GPIO_FN_SP1_SS0, NULL);
  187. gpio_request(GPIO_FN_SP1_SS1, NULL);
  188. /* SDHI (PTI) */
  189. gpio_request(GPIO_FN_SD_WP, NULL);
  190. gpio_request(GPIO_FN_SD_CD, NULL);
  191. gpio_request(GPIO_FN_SD_CLK, NULL);
  192. gpio_request(GPIO_FN_SD_CMD, NULL);
  193. gpio_request(GPIO_FN_SD_D3, NULL);
  194. gpio_request(GPIO_FN_SD_D2, NULL);
  195. gpio_request(GPIO_FN_SD_D1, NULL);
  196. gpio_request(GPIO_FN_SD_D0, NULL);
  197. /* SCIF3/4 (PTJ, PTW) */
  198. gpio_request(GPIO_FN_RTS3, NULL);
  199. gpio_request(GPIO_FN_CTS3, NULL);
  200. gpio_request(GPIO_FN_TXD3, NULL);
  201. gpio_request(GPIO_FN_RXD3, NULL);
  202. gpio_request(GPIO_FN_RTS4, NULL);
  203. gpio_request(GPIO_FN_RXD4, NULL);
  204. gpio_request(GPIO_FN_TXD4, NULL);
  205. gpio_request(GPIO_FN_CTS4, NULL);
  206. /* SERMUX (PTK, PTL, PTO, PTV) */
  207. gpio_request(GPIO_FN_COM2_TXD, NULL);
  208. gpio_request(GPIO_FN_COM2_RXD, NULL);
  209. gpio_request(GPIO_FN_COM2_RTS, NULL);
  210. gpio_request(GPIO_FN_COM2_CTS, NULL);
  211. gpio_request(GPIO_FN_COM2_DTR, NULL);
  212. gpio_request(GPIO_FN_COM2_DSR, NULL);
  213. gpio_request(GPIO_FN_COM2_DCD, NULL);
  214. gpio_request(GPIO_FN_COM2_RI, NULL);
  215. gpio_request(GPIO_FN_RAC_RXD, NULL);
  216. gpio_request(GPIO_FN_RAC_RTS, NULL);
  217. gpio_request(GPIO_FN_RAC_CTS, NULL);
  218. gpio_request(GPIO_FN_RAC_DTR, NULL);
  219. gpio_request(GPIO_FN_RAC_DSR, NULL);
  220. gpio_request(GPIO_FN_RAC_DCD, NULL);
  221. gpio_request(GPIO_FN_RAC_TXD, NULL);
  222. gpio_request(GPIO_FN_COM1_TXD, NULL);
  223. gpio_request(GPIO_FN_COM1_RXD, NULL);
  224. gpio_request(GPIO_FN_COM1_RTS, NULL);
  225. gpio_request(GPIO_FN_COM1_CTS, NULL);
  226. writeb(0x10, 0xfe470000); /* SMR0: SerMux mode 0 */
  227. /* IIC (PTM, PTR, PTS) */
  228. gpio_request(GPIO_FN_SDA7, NULL);
  229. gpio_request(GPIO_FN_SCL7, NULL);
  230. gpio_request(GPIO_FN_SDA6, NULL);
  231. gpio_request(GPIO_FN_SCL6, NULL);
  232. gpio_request(GPIO_FN_SDA5, NULL);
  233. gpio_request(GPIO_FN_SCL5, NULL);
  234. gpio_request(GPIO_FN_SDA4, NULL);
  235. gpio_request(GPIO_FN_SCL4, NULL);
  236. gpio_request(GPIO_FN_SDA3, NULL);
  237. gpio_request(GPIO_FN_SCL3, NULL);
  238. gpio_request(GPIO_FN_SDA2, NULL);
  239. gpio_request(GPIO_FN_SCL2, NULL);
  240. gpio_request(GPIO_FN_SDA1, NULL);
  241. gpio_request(GPIO_FN_SCL1, NULL);
  242. gpio_request(GPIO_FN_SDA0, NULL);
  243. gpio_request(GPIO_FN_SCL0, NULL);
  244. /* USB (PTN) */
  245. gpio_request(GPIO_FN_VBUS_EN, NULL);
  246. gpio_request(GPIO_FN_VBUS_OC, NULL);
  247. /* SGPIO1/0 (PTN, PTO) */
  248. gpio_request(GPIO_FN_SGPIO1_CLK, NULL);
  249. gpio_request(GPIO_FN_SGPIO1_LOAD, NULL);
  250. gpio_request(GPIO_FN_SGPIO1_DI, NULL);
  251. gpio_request(GPIO_FN_SGPIO1_DO, NULL);
  252. gpio_request(GPIO_FN_SGPIO0_CLK, NULL);
  253. gpio_request(GPIO_FN_SGPIO0_LOAD, NULL);
  254. gpio_request(GPIO_FN_SGPIO0_DI, NULL);
  255. gpio_request(GPIO_FN_SGPIO0_DO, NULL);
  256. /* WDT (PTN) */
  257. gpio_request(GPIO_FN_SUB_CLKIN, NULL);
  258. /* System (PTT) */
  259. gpio_request(GPIO_FN_STATUS1, NULL);
  260. gpio_request(GPIO_FN_STATUS0, NULL);
  261. /* PWMX (PTT) */
  262. gpio_request(GPIO_FN_PWMX1, NULL);
  263. gpio_request(GPIO_FN_PWMX0, NULL);
  264. /* R-SPI (PTV) */
  265. gpio_request(GPIO_FN_R_SPI_MOSI, NULL);
  266. gpio_request(GPIO_FN_R_SPI_MISO, NULL);
  267. gpio_request(GPIO_FN_R_SPI_RSPCK, NULL);
  268. gpio_request(GPIO_FN_R_SPI_SSL0, NULL);
  269. gpio_request(GPIO_FN_R_SPI_SSL1, NULL);
  270. /* EVC (PTV, PTW) */
  271. gpio_request(GPIO_FN_EVENT7, NULL);
  272. gpio_request(GPIO_FN_EVENT6, NULL);
  273. gpio_request(GPIO_FN_EVENT5, NULL);
  274. gpio_request(GPIO_FN_EVENT4, NULL);
  275. gpio_request(GPIO_FN_EVENT3, NULL);
  276. gpio_request(GPIO_FN_EVENT2, NULL);
  277. gpio_request(GPIO_FN_EVENT1, NULL);
  278. gpio_request(GPIO_FN_EVENT0, NULL);
  279. /* LED for heartbeat */
  280. gpio_request(GPIO_PTU3, NULL);
  281. gpio_direction_output(GPIO_PTU3, 1);
  282. gpio_request(GPIO_PTU2, NULL);
  283. gpio_direction_output(GPIO_PTU2, 1);
  284. gpio_request(GPIO_PTU1, NULL);
  285. gpio_direction_output(GPIO_PTU1, 1);
  286. gpio_request(GPIO_PTU0, NULL);
  287. gpio_direction_output(GPIO_PTU0, 1);
  288. /* control for MDIO of Gigabit Ethernet */
  289. gpio_request(GPIO_PTT4, NULL);
  290. gpio_direction_output(GPIO_PTT4, 1);
  291. /* control for eMMC */
  292. gpio_request(GPIO_PTT7, NULL); /* eMMC_RST# */
  293. gpio_direction_output(GPIO_PTT7, 0);
  294. gpio_request(GPIO_PTT6, NULL); /* eMMC_INDEX# */
  295. gpio_direction_output(GPIO_PTT6, 0);
  296. gpio_request(GPIO_PTT5, NULL); /* eMMC_PRST# */
  297. gpio_direction_output(GPIO_PTT5, 1);
  298. /* General platform */
  299. return platform_add_devices(sh7757lcr_devices,
  300. ARRAY_SIZE(sh7757lcr_devices));
  301. }
  302. arch_initcall(sh7757lcr_devices_setup);
  303. /* Initialize IRQ setting */
  304. void __init init_sh7757lcr_IRQ(void)
  305. {
  306. plat_irq_setup_pins(IRQ_MODE_IRQ7654);
  307. plat_irq_setup_pins(IRQ_MODE_IRQ3210);
  308. }
  309. /* Initialize the board */
  310. static void __init sh7757lcr_setup(char **cmdline_p)
  311. {
  312. printk(KERN_INFO "Renesas R0P7757LC0012RL support.\n");
  313. }
  314. static int sh7757lcr_mode_pins(void)
  315. {
  316. int value = 0;
  317. /* These are the factory default settings of S3 (Low active).
  318. * If you change these dip switches then you will need to
  319. * adjust the values below as well.
  320. */
  321. value |= MODE_PIN0; /* Clock Mode: 1 */
  322. return value;
  323. }
  324. /* The Machine Vector */
  325. static struct sh_machine_vector mv_sh7757lcr __initmv = {
  326. .mv_name = "SH7757LCR",
  327. .mv_setup = sh7757lcr_setup,
  328. .mv_init_irq = init_sh7757lcr_IRQ,
  329. .mv_mode_pins = sh7757lcr_mode_pins,
  330. };