board-sh7757lcr.c 12 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466
  1. /*
  2. * Renesas R0P7757LC0012RL Support.
  3. *
  4. * Copyright (C) 2009 - 2010 Renesas Solutions Corp.
  5. *
  6. * This file is subject to the terms and conditions of the GNU General Public
  7. * License. See the file "COPYING" in the main directory of this archive
  8. * for more details.
  9. */
  10. #include <linux/init.h>
  11. #include <linux/platform_device.h>
  12. #include <linux/gpio.h>
  13. #include <linux/irq.h>
  14. #include <linux/spi/spi.h>
  15. #include <linux/spi/flash.h>
  16. #include <linux/io.h>
  17. #include <linux/mmc/host.h>
  18. #include <linux/mmc/sh_mmcif.h>
  19. #include <linux/mfd/sh_mobile_sdhi.h>
  20. #include <cpu/sh7757.h>
  21. #include <asm/sh_eth.h>
  22. #include <asm/heartbeat.h>
  23. static struct resource heartbeat_resource = {
  24. .start = 0xffec005c, /* PUDR */
  25. .end = 0xffec005c,
  26. .flags = IORESOURCE_MEM | IORESOURCE_MEM_8BIT,
  27. };
  28. static unsigned char heartbeat_bit_pos[] = { 0, 1, 2, 3 };
  29. static struct heartbeat_data heartbeat_data = {
  30. .bit_pos = heartbeat_bit_pos,
  31. .nr_bits = ARRAY_SIZE(heartbeat_bit_pos),
  32. .flags = HEARTBEAT_INVERTED,
  33. };
  34. static struct platform_device heartbeat_device = {
  35. .name = "heartbeat",
  36. .id = -1,
  37. .dev = {
  38. .platform_data = &heartbeat_data,
  39. },
  40. .num_resources = 1,
  41. .resource = &heartbeat_resource,
  42. };
  43. /* Fast Ethernet */
  44. static struct resource sh_eth0_resources[] = {
  45. {
  46. .start = 0xfef00000,
  47. .end = 0xfef001ff,
  48. .flags = IORESOURCE_MEM,
  49. }, {
  50. .start = 84,
  51. .end = 84,
  52. .flags = IORESOURCE_IRQ,
  53. },
  54. };
  55. static struct sh_eth_plat_data sh7757_eth0_pdata = {
  56. .phy = 1,
  57. .edmac_endian = EDMAC_LITTLE_ENDIAN,
  58. };
  59. static struct platform_device sh7757_eth0_device = {
  60. .name = "sh-eth",
  61. .resource = sh_eth0_resources,
  62. .id = 0,
  63. .num_resources = ARRAY_SIZE(sh_eth0_resources),
  64. .dev = {
  65. .platform_data = &sh7757_eth0_pdata,
  66. },
  67. };
  68. static struct resource sh_eth1_resources[] = {
  69. {
  70. .start = 0xfef00800,
  71. .end = 0xfef009ff,
  72. .flags = IORESOURCE_MEM,
  73. }, {
  74. .start = 84,
  75. .end = 84,
  76. .flags = IORESOURCE_IRQ,
  77. },
  78. };
  79. static struct sh_eth_plat_data sh7757_eth1_pdata = {
  80. .phy = 1,
  81. .edmac_endian = EDMAC_LITTLE_ENDIAN,
  82. };
  83. static struct platform_device sh7757_eth1_device = {
  84. .name = "sh-eth",
  85. .resource = sh_eth1_resources,
  86. .id = 1,
  87. .num_resources = ARRAY_SIZE(sh_eth1_resources),
  88. .dev = {
  89. .platform_data = &sh7757_eth1_pdata,
  90. },
  91. };
  92. /* SH_MMCIF */
  93. static struct resource sh_mmcif_resources[] = {
  94. [0] = {
  95. .start = 0xffcb0000,
  96. .end = 0xffcb00ff,
  97. .flags = IORESOURCE_MEM,
  98. },
  99. [1] = {
  100. .start = 211,
  101. .flags = IORESOURCE_IRQ,
  102. },
  103. [2] = {
  104. .start = 212,
  105. .flags = IORESOURCE_IRQ,
  106. },
  107. };
  108. static struct sh_mmcif_dma sh7757lcr_mmcif_dma = {
  109. .chan_priv_tx = SHDMA_SLAVE_MMCIF_TX,
  110. .chan_priv_rx = SHDMA_SLAVE_MMCIF_RX,
  111. };
  112. static struct sh_mmcif_plat_data sh_mmcif_plat = {
  113. .dma = &sh7757lcr_mmcif_dma,
  114. .sup_pclk = 0x0f,
  115. .caps = MMC_CAP_4_BIT_DATA | MMC_CAP_8_BIT_DATA,
  116. .ocr = MMC_VDD_32_33 | MMC_VDD_33_34,
  117. };
  118. static struct platform_device sh_mmcif_device = {
  119. .name = "sh_mmcif",
  120. .id = 0,
  121. .dev = {
  122. .platform_data = &sh_mmcif_plat,
  123. },
  124. .num_resources = ARRAY_SIZE(sh_mmcif_resources),
  125. .resource = sh_mmcif_resources,
  126. };
  127. /* SDHI0 */
  128. static struct sh_mobile_sdhi_info sdhi_info = {
  129. .dma_slave_tx = SHDMA_SLAVE_SDHI_TX,
  130. .dma_slave_rx = SHDMA_SLAVE_SDHI_RX,
  131. .tmio_caps = MMC_CAP_SD_HIGHSPEED,
  132. };
  133. static struct resource sdhi_resources[] = {
  134. [0] = {
  135. .start = 0xffe50000,
  136. .end = 0xffe501ff,
  137. .flags = IORESOURCE_MEM,
  138. },
  139. [1] = {
  140. .start = 20,
  141. .flags = IORESOURCE_IRQ,
  142. },
  143. };
  144. static struct platform_device sdhi_device = {
  145. .name = "sh_mobile_sdhi",
  146. .num_resources = ARRAY_SIZE(sdhi_resources),
  147. .resource = sdhi_resources,
  148. .id = 0,
  149. .dev = {
  150. .platform_data = &sdhi_info,
  151. },
  152. };
  153. static struct platform_device *sh7757lcr_devices[] __initdata = {
  154. &heartbeat_device,
  155. &sh7757_eth0_device,
  156. &sh7757_eth1_device,
  157. &sh_mmcif_device,
  158. &sdhi_device,
  159. };
  160. static struct flash_platform_data spi_flash_data = {
  161. .name = "m25p80",
  162. .type = "m25px64",
  163. };
  164. static struct spi_board_info spi_board_info[] = {
  165. {
  166. .modalias = "m25p80",
  167. .max_speed_hz = 25000000,
  168. .bus_num = 0,
  169. .chip_select = 1,
  170. .platform_data = &spi_flash_data,
  171. },
  172. };
  173. static int __init sh7757lcr_devices_setup(void)
  174. {
  175. /* RGMII (PTA) */
  176. gpio_request(GPIO_FN_ET0_MDC, NULL);
  177. gpio_request(GPIO_FN_ET0_MDIO, NULL);
  178. gpio_request(GPIO_FN_ET1_MDC, NULL);
  179. gpio_request(GPIO_FN_ET1_MDIO, NULL);
  180. /* ONFI (PTB, PTZ) */
  181. gpio_request(GPIO_FN_ON_NRE, NULL);
  182. gpio_request(GPIO_FN_ON_NWE, NULL);
  183. gpio_request(GPIO_FN_ON_NWP, NULL);
  184. gpio_request(GPIO_FN_ON_NCE0, NULL);
  185. gpio_request(GPIO_FN_ON_R_B0, NULL);
  186. gpio_request(GPIO_FN_ON_ALE, NULL);
  187. gpio_request(GPIO_FN_ON_CLE, NULL);
  188. gpio_request(GPIO_FN_ON_DQ7, NULL);
  189. gpio_request(GPIO_FN_ON_DQ6, NULL);
  190. gpio_request(GPIO_FN_ON_DQ5, NULL);
  191. gpio_request(GPIO_FN_ON_DQ4, NULL);
  192. gpio_request(GPIO_FN_ON_DQ3, NULL);
  193. gpio_request(GPIO_FN_ON_DQ2, NULL);
  194. gpio_request(GPIO_FN_ON_DQ1, NULL);
  195. gpio_request(GPIO_FN_ON_DQ0, NULL);
  196. /* IRQ8 to 0 (PTB, PTC) */
  197. gpio_request(GPIO_FN_IRQ8, NULL);
  198. gpio_request(GPIO_FN_IRQ7, NULL);
  199. gpio_request(GPIO_FN_IRQ6, NULL);
  200. gpio_request(GPIO_FN_IRQ5, NULL);
  201. gpio_request(GPIO_FN_IRQ4, NULL);
  202. gpio_request(GPIO_FN_IRQ3, NULL);
  203. gpio_request(GPIO_FN_IRQ2, NULL);
  204. gpio_request(GPIO_FN_IRQ1, NULL);
  205. gpio_request(GPIO_FN_IRQ0, NULL);
  206. /* SPI0 (PTD) */
  207. gpio_request(GPIO_FN_SP0_MOSI, NULL);
  208. gpio_request(GPIO_FN_SP0_MISO, NULL);
  209. gpio_request(GPIO_FN_SP0_SCK, NULL);
  210. gpio_request(GPIO_FN_SP0_SCK_FB, NULL);
  211. gpio_request(GPIO_FN_SP0_SS0, NULL);
  212. gpio_request(GPIO_FN_SP0_SS1, NULL);
  213. gpio_request(GPIO_FN_SP0_SS2, NULL);
  214. gpio_request(GPIO_FN_SP0_SS3, NULL);
  215. /* RMII 0/1 (PTE, PTF) */
  216. gpio_request(GPIO_FN_RMII0_CRS_DV, NULL);
  217. gpio_request(GPIO_FN_RMII0_TXD1, NULL);
  218. gpio_request(GPIO_FN_RMII0_TXD0, NULL);
  219. gpio_request(GPIO_FN_RMII0_TXEN, NULL);
  220. gpio_request(GPIO_FN_RMII0_REFCLK, NULL);
  221. gpio_request(GPIO_FN_RMII0_RXD1, NULL);
  222. gpio_request(GPIO_FN_RMII0_RXD0, NULL);
  223. gpio_request(GPIO_FN_RMII0_RX_ER, NULL);
  224. gpio_request(GPIO_FN_RMII1_CRS_DV, NULL);
  225. gpio_request(GPIO_FN_RMII1_TXD1, NULL);
  226. gpio_request(GPIO_FN_RMII1_TXD0, NULL);
  227. gpio_request(GPIO_FN_RMII1_TXEN, NULL);
  228. gpio_request(GPIO_FN_RMII1_REFCLK, NULL);
  229. gpio_request(GPIO_FN_RMII1_RXD1, NULL);
  230. gpio_request(GPIO_FN_RMII1_RXD0, NULL);
  231. gpio_request(GPIO_FN_RMII1_RX_ER, NULL);
  232. /* eMMC (PTG) */
  233. gpio_request(GPIO_FN_MMCCLK, NULL);
  234. gpio_request(GPIO_FN_MMCCMD, NULL);
  235. gpio_request(GPIO_FN_MMCDAT7, NULL);
  236. gpio_request(GPIO_FN_MMCDAT6, NULL);
  237. gpio_request(GPIO_FN_MMCDAT5, NULL);
  238. gpio_request(GPIO_FN_MMCDAT4, NULL);
  239. gpio_request(GPIO_FN_MMCDAT3, NULL);
  240. gpio_request(GPIO_FN_MMCDAT2, NULL);
  241. gpio_request(GPIO_FN_MMCDAT1, NULL);
  242. gpio_request(GPIO_FN_MMCDAT0, NULL);
  243. /* LPC (PTG, PTH, PTQ, PTU) */
  244. gpio_request(GPIO_FN_SERIRQ, NULL);
  245. gpio_request(GPIO_FN_LPCPD, NULL);
  246. gpio_request(GPIO_FN_LDRQ, NULL);
  247. gpio_request(GPIO_FN_WP, NULL);
  248. gpio_request(GPIO_FN_FMS0, NULL);
  249. gpio_request(GPIO_FN_LAD3, NULL);
  250. gpio_request(GPIO_FN_LAD2, NULL);
  251. gpio_request(GPIO_FN_LAD1, NULL);
  252. gpio_request(GPIO_FN_LAD0, NULL);
  253. gpio_request(GPIO_FN_LFRAME, NULL);
  254. gpio_request(GPIO_FN_LRESET, NULL);
  255. gpio_request(GPIO_FN_LCLK, NULL);
  256. gpio_request(GPIO_FN_LGPIO7, NULL);
  257. gpio_request(GPIO_FN_LGPIO6, NULL);
  258. gpio_request(GPIO_FN_LGPIO5, NULL);
  259. gpio_request(GPIO_FN_LGPIO4, NULL);
  260. /* SPI1 (PTH) */
  261. gpio_request(GPIO_FN_SP1_MOSI, NULL);
  262. gpio_request(GPIO_FN_SP1_MISO, NULL);
  263. gpio_request(GPIO_FN_SP1_SCK, NULL);
  264. gpio_request(GPIO_FN_SP1_SCK_FB, NULL);
  265. gpio_request(GPIO_FN_SP1_SS0, NULL);
  266. gpio_request(GPIO_FN_SP1_SS1, NULL);
  267. /* SDHI (PTI) */
  268. gpio_request(GPIO_FN_SD_WP, NULL);
  269. gpio_request(GPIO_FN_SD_CD, NULL);
  270. gpio_request(GPIO_FN_SD_CLK, NULL);
  271. gpio_request(GPIO_FN_SD_CMD, NULL);
  272. gpio_request(GPIO_FN_SD_D3, NULL);
  273. gpio_request(GPIO_FN_SD_D2, NULL);
  274. gpio_request(GPIO_FN_SD_D1, NULL);
  275. gpio_request(GPIO_FN_SD_D0, NULL);
  276. /* SCIF3/4 (PTJ, PTW) */
  277. gpio_request(GPIO_FN_RTS3, NULL);
  278. gpio_request(GPIO_FN_CTS3, NULL);
  279. gpio_request(GPIO_FN_TXD3, NULL);
  280. gpio_request(GPIO_FN_RXD3, NULL);
  281. gpio_request(GPIO_FN_RTS4, NULL);
  282. gpio_request(GPIO_FN_RXD4, NULL);
  283. gpio_request(GPIO_FN_TXD4, NULL);
  284. gpio_request(GPIO_FN_CTS4, NULL);
  285. /* SERMUX (PTK, PTL, PTO, PTV) */
  286. gpio_request(GPIO_FN_COM2_TXD, NULL);
  287. gpio_request(GPIO_FN_COM2_RXD, NULL);
  288. gpio_request(GPIO_FN_COM2_RTS, NULL);
  289. gpio_request(GPIO_FN_COM2_CTS, NULL);
  290. gpio_request(GPIO_FN_COM2_DTR, NULL);
  291. gpio_request(GPIO_FN_COM2_DSR, NULL);
  292. gpio_request(GPIO_FN_COM2_DCD, NULL);
  293. gpio_request(GPIO_FN_COM2_RI, NULL);
  294. gpio_request(GPIO_FN_RAC_RXD, NULL);
  295. gpio_request(GPIO_FN_RAC_RTS, NULL);
  296. gpio_request(GPIO_FN_RAC_CTS, NULL);
  297. gpio_request(GPIO_FN_RAC_DTR, NULL);
  298. gpio_request(GPIO_FN_RAC_DSR, NULL);
  299. gpio_request(GPIO_FN_RAC_DCD, NULL);
  300. gpio_request(GPIO_FN_RAC_TXD, NULL);
  301. gpio_request(GPIO_FN_COM1_TXD, NULL);
  302. gpio_request(GPIO_FN_COM1_RXD, NULL);
  303. gpio_request(GPIO_FN_COM1_RTS, NULL);
  304. gpio_request(GPIO_FN_COM1_CTS, NULL);
  305. writeb(0x10, 0xfe470000); /* SMR0: SerMux mode 0 */
  306. /* IIC (PTM, PTR, PTS) */
  307. gpio_request(GPIO_FN_SDA7, NULL);
  308. gpio_request(GPIO_FN_SCL7, NULL);
  309. gpio_request(GPIO_FN_SDA6, NULL);
  310. gpio_request(GPIO_FN_SCL6, NULL);
  311. gpio_request(GPIO_FN_SDA5, NULL);
  312. gpio_request(GPIO_FN_SCL5, NULL);
  313. gpio_request(GPIO_FN_SDA4, NULL);
  314. gpio_request(GPIO_FN_SCL4, NULL);
  315. gpio_request(GPIO_FN_SDA3, NULL);
  316. gpio_request(GPIO_FN_SCL3, NULL);
  317. gpio_request(GPIO_FN_SDA2, NULL);
  318. gpio_request(GPIO_FN_SCL2, NULL);
  319. gpio_request(GPIO_FN_SDA1, NULL);
  320. gpio_request(GPIO_FN_SCL1, NULL);
  321. gpio_request(GPIO_FN_SDA0, NULL);
  322. gpio_request(GPIO_FN_SCL0, NULL);
  323. /* USB (PTN) */
  324. gpio_request(GPIO_FN_VBUS_EN, NULL);
  325. gpio_request(GPIO_FN_VBUS_OC, NULL);
  326. /* SGPIO1/0 (PTN, PTO) */
  327. gpio_request(GPIO_FN_SGPIO1_CLK, NULL);
  328. gpio_request(GPIO_FN_SGPIO1_LOAD, NULL);
  329. gpio_request(GPIO_FN_SGPIO1_DI, NULL);
  330. gpio_request(GPIO_FN_SGPIO1_DO, NULL);
  331. gpio_request(GPIO_FN_SGPIO0_CLK, NULL);
  332. gpio_request(GPIO_FN_SGPIO0_LOAD, NULL);
  333. gpio_request(GPIO_FN_SGPIO0_DI, NULL);
  334. gpio_request(GPIO_FN_SGPIO0_DO, NULL);
  335. /* WDT (PTN) */
  336. gpio_request(GPIO_FN_SUB_CLKIN, NULL);
  337. /* System (PTT) */
  338. gpio_request(GPIO_FN_STATUS1, NULL);
  339. gpio_request(GPIO_FN_STATUS0, NULL);
  340. /* PWMX (PTT) */
  341. gpio_request(GPIO_FN_PWMX1, NULL);
  342. gpio_request(GPIO_FN_PWMX0, NULL);
  343. /* R-SPI (PTV) */
  344. gpio_request(GPIO_FN_R_SPI_MOSI, NULL);
  345. gpio_request(GPIO_FN_R_SPI_MISO, NULL);
  346. gpio_request(GPIO_FN_R_SPI_RSPCK, NULL);
  347. gpio_request(GPIO_FN_R_SPI_SSL0, NULL);
  348. gpio_request(GPIO_FN_R_SPI_SSL1, NULL);
  349. /* EVC (PTV, PTW) */
  350. gpio_request(GPIO_FN_EVENT7, NULL);
  351. gpio_request(GPIO_FN_EVENT6, NULL);
  352. gpio_request(GPIO_FN_EVENT5, NULL);
  353. gpio_request(GPIO_FN_EVENT4, NULL);
  354. gpio_request(GPIO_FN_EVENT3, NULL);
  355. gpio_request(GPIO_FN_EVENT2, NULL);
  356. gpio_request(GPIO_FN_EVENT1, NULL);
  357. gpio_request(GPIO_FN_EVENT0, NULL);
  358. /* LED for heartbeat */
  359. gpio_request(GPIO_PTU3, NULL);
  360. gpio_direction_output(GPIO_PTU3, 1);
  361. gpio_request(GPIO_PTU2, NULL);
  362. gpio_direction_output(GPIO_PTU2, 1);
  363. gpio_request(GPIO_PTU1, NULL);
  364. gpio_direction_output(GPIO_PTU1, 1);
  365. gpio_request(GPIO_PTU0, NULL);
  366. gpio_direction_output(GPIO_PTU0, 1);
  367. /* control for MDIO of Gigabit Ethernet */
  368. gpio_request(GPIO_PTT4, NULL);
  369. gpio_direction_output(GPIO_PTT4, 1);
  370. /* control for eMMC */
  371. gpio_request(GPIO_PTT7, NULL); /* eMMC_RST# */
  372. gpio_direction_output(GPIO_PTT7, 0);
  373. gpio_request(GPIO_PTT6, NULL); /* eMMC_INDEX# */
  374. gpio_direction_output(GPIO_PTT6, 0);
  375. gpio_request(GPIO_PTT5, NULL); /* eMMC_PRST# */
  376. gpio_direction_output(GPIO_PTT5, 1);
  377. /* register SPI device information */
  378. spi_register_board_info(spi_board_info,
  379. ARRAY_SIZE(spi_board_info));
  380. /* General platform */
  381. return platform_add_devices(sh7757lcr_devices,
  382. ARRAY_SIZE(sh7757lcr_devices));
  383. }
  384. arch_initcall(sh7757lcr_devices_setup);
  385. /* Initialize IRQ setting */
  386. void __init init_sh7757lcr_IRQ(void)
  387. {
  388. plat_irq_setup_pins(IRQ_MODE_IRQ7654);
  389. plat_irq_setup_pins(IRQ_MODE_IRQ3210);
  390. }
  391. /* Initialize the board */
  392. static void __init sh7757lcr_setup(char **cmdline_p)
  393. {
  394. printk(KERN_INFO "Renesas R0P7757LC0012RL support.\n");
  395. }
  396. static int sh7757lcr_mode_pins(void)
  397. {
  398. int value = 0;
  399. /* These are the factory default settings of S3 (Low active).
  400. * If you change these dip switches then you will need to
  401. * adjust the values below as well.
  402. */
  403. value |= MODE_PIN0; /* Clock Mode: 1 */
  404. return value;
  405. }
  406. /* The Machine Vector */
  407. static struct sh_machine_vector mv_sh7757lcr __initmv = {
  408. .mv_name = "SH7757LCR",
  409. .mv_setup = sh7757lcr_setup,
  410. .mv_init_irq = init_sh7757lcr_IRQ,
  411. .mv_mode_pins = sh7757lcr_mode_pins,
  412. };