setup-sh7206.c 5.7 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182
  1. /*
  2. * SH7206 Setup
  3. *
  4. * Copyright (C) 2006 Yoshinori Sato
  5. * Copyright (C) 2009 Paul Mundt
  6. *
  7. * This file is subject to the terms and conditions of the GNU General Public
  8. * License. See the file "COPYING" in the main directory of this archive
  9. * for more details.
  10. */
  11. #include <linux/platform_device.h>
  12. #include <linux/init.h>
  13. #include <linux/serial.h>
  14. #include <linux/serial_sci.h>
  15. enum {
  16. UNUSED = 0,
  17. /* interrupt sources */
  18. IRQ0, IRQ1, IRQ2, IRQ3, IRQ4, IRQ5, IRQ6, IRQ7,
  19. PINT0, PINT1, PINT2, PINT3, PINT4, PINT5, PINT6, PINT7,
  20. ADC_ADI0, ADC_ADI1,
  21. DMAC0, DMAC1, DMAC2, DMAC3, DMAC4, DMAC5, DMAC6, DMAC7,
  22. MTU0_ABCD, MTU0_VEF, MTU1_AB, MTU1_VU, MTU2_AB, MTU2_VU,
  23. MTU3_ABCD, MTU4_ABCD, MTU5, POE2_12, MTU3S_ABCD, MTU4S_ABCD, MTU5S,
  24. IIC3,
  25. CMT0, CMT1, BSC, WDT,
  26. MTU2_TCI3V, MTU2_TCI4V, MTU2S_TCI3V, MTU2S_TCI4V,
  27. POE2_OEI3,
  28. SCIF0, SCIF1, SCIF2, SCIF3,
  29. /* interrupt groups */
  30. PINT,
  31. };
  32. static struct intc_vect vectors[] __initdata = {
  33. INTC_IRQ(IRQ0, 64), INTC_IRQ(IRQ1, 65),
  34. INTC_IRQ(IRQ2, 66), INTC_IRQ(IRQ3, 67),
  35. INTC_IRQ(IRQ4, 68), INTC_IRQ(IRQ5, 69),
  36. INTC_IRQ(IRQ6, 70), INTC_IRQ(IRQ7, 71),
  37. INTC_IRQ(PINT0, 80), INTC_IRQ(PINT1, 81),
  38. INTC_IRQ(PINT2, 82), INTC_IRQ(PINT3, 83),
  39. INTC_IRQ(PINT4, 84), INTC_IRQ(PINT5, 85),
  40. INTC_IRQ(PINT6, 86), INTC_IRQ(PINT7, 87),
  41. INTC_IRQ(ADC_ADI0, 92), INTC_IRQ(ADC_ADI1, 96),
  42. INTC_IRQ(DMAC0, 108), INTC_IRQ(DMAC0, 109),
  43. INTC_IRQ(DMAC1, 112), INTC_IRQ(DMAC1, 113),
  44. INTC_IRQ(DMAC2, 116), INTC_IRQ(DMAC2, 117),
  45. INTC_IRQ(DMAC3, 120), INTC_IRQ(DMAC3, 121),
  46. INTC_IRQ(DMAC4, 124), INTC_IRQ(DMAC4, 125),
  47. INTC_IRQ(DMAC5, 128), INTC_IRQ(DMAC5, 129),
  48. INTC_IRQ(DMAC6, 132), INTC_IRQ(DMAC6, 133),
  49. INTC_IRQ(DMAC7, 136), INTC_IRQ(DMAC7, 137),
  50. INTC_IRQ(CMT0, 140), INTC_IRQ(CMT1, 144),
  51. INTC_IRQ(BSC, 148), INTC_IRQ(WDT, 152),
  52. INTC_IRQ(MTU0_ABCD, 156), INTC_IRQ(MTU0_ABCD, 157),
  53. INTC_IRQ(MTU0_ABCD, 158), INTC_IRQ(MTU0_ABCD, 159),
  54. INTC_IRQ(MTU0_VEF, 160), INTC_IRQ(MTU0_VEF, 161),
  55. INTC_IRQ(MTU0_VEF, 162),
  56. INTC_IRQ(MTU1_AB, 164), INTC_IRQ(MTU1_AB, 165),
  57. INTC_IRQ(MTU1_VU, 168), INTC_IRQ(MTU1_VU, 169),
  58. INTC_IRQ(MTU2_AB, 172), INTC_IRQ(MTU2_AB, 173),
  59. INTC_IRQ(MTU2_VU, 176), INTC_IRQ(MTU2_VU, 177),
  60. INTC_IRQ(MTU3_ABCD, 180), INTC_IRQ(MTU3_ABCD, 181),
  61. INTC_IRQ(MTU3_ABCD, 182), INTC_IRQ(MTU3_ABCD, 183),
  62. INTC_IRQ(MTU2_TCI3V, 184),
  63. INTC_IRQ(MTU4_ABCD, 188), INTC_IRQ(MTU4_ABCD, 189),
  64. INTC_IRQ(MTU4_ABCD, 190), INTC_IRQ(MTU4_ABCD, 191),
  65. INTC_IRQ(MTU2_TCI4V, 192),
  66. INTC_IRQ(MTU5, 196), INTC_IRQ(MTU5, 197),
  67. INTC_IRQ(MTU5, 198),
  68. INTC_IRQ(POE2_12, 200), INTC_IRQ(POE2_12, 201),
  69. INTC_IRQ(MTU3S_ABCD, 204), INTC_IRQ(MTU3S_ABCD, 205),
  70. INTC_IRQ(MTU3S_ABCD, 206), INTC_IRQ(MTU3S_ABCD, 207),
  71. INTC_IRQ(MTU2S_TCI3V, 208),
  72. INTC_IRQ(MTU4S_ABCD, 212), INTC_IRQ(MTU4S_ABCD, 213),
  73. INTC_IRQ(MTU4S_ABCD, 214), INTC_IRQ(MTU4S_ABCD, 215),
  74. INTC_IRQ(MTU2S_TCI4V, 216),
  75. INTC_IRQ(MTU5S, 220), INTC_IRQ(MTU5S, 221),
  76. INTC_IRQ(MTU5S, 222),
  77. INTC_IRQ(POE2_OEI3, 224),
  78. INTC_IRQ(IIC3, 228), INTC_IRQ(IIC3, 229),
  79. INTC_IRQ(IIC3, 230), INTC_IRQ(IIC3, 231),
  80. INTC_IRQ(IIC3, 232),
  81. INTC_IRQ(SCIF0, 240), INTC_IRQ(SCIF0, 241),
  82. INTC_IRQ(SCIF0, 242), INTC_IRQ(SCIF0, 243),
  83. INTC_IRQ(SCIF1, 244), INTC_IRQ(SCIF1, 245),
  84. INTC_IRQ(SCIF1, 246), INTC_IRQ(SCIF1, 247),
  85. INTC_IRQ(SCIF2, 248), INTC_IRQ(SCIF2, 249),
  86. INTC_IRQ(SCIF2, 250), INTC_IRQ(SCIF2, 251),
  87. INTC_IRQ(SCIF3, 252), INTC_IRQ(SCIF3, 253),
  88. INTC_IRQ(SCIF3, 254), INTC_IRQ(SCIF3, 255),
  89. };
  90. static struct intc_group groups[] __initdata = {
  91. INTC_GROUP(PINT, PINT0, PINT1, PINT2, PINT3,
  92. PINT4, PINT5, PINT6, PINT7),
  93. };
  94. static struct intc_prio_reg prio_registers[] __initdata = {
  95. { 0xfffe0818, 0, 16, 4, /* IPR01 */ { IRQ0, IRQ1, IRQ2, IRQ3 } },
  96. { 0xfffe081a, 0, 16, 4, /* IPR02 */ { IRQ4, IRQ5, IRQ6, IRQ7 } },
  97. { 0xfffe0820, 0, 16, 4, /* IPR05 */ { PINT, 0, ADC_ADI0, ADC_ADI1 } },
  98. { 0xfffe0c00, 0, 16, 4, /* IPR06 */ { DMAC0, DMAC1, DMAC2, DMAC3 } },
  99. { 0xfffe0c02, 0, 16, 4, /* IPR07 */ { DMAC4, DMAC5, DMAC6, DMAC7 } },
  100. { 0xfffe0c04, 0, 16, 4, /* IPR08 */ { CMT0, CMT1, BSC, WDT } },
  101. { 0xfffe0c06, 0, 16, 4, /* IPR09 */ { MTU0_ABCD, MTU0_VEF,
  102. MTU1_AB, MTU1_VU } },
  103. { 0xfffe0c08, 0, 16, 4, /* IPR10 */ { MTU2_AB, MTU2_VU,
  104. MTU3_ABCD, MTU2_TCI3V } },
  105. { 0xfffe0c0a, 0, 16, 4, /* IPR11 */ { MTU4_ABCD, MTU2_TCI4V,
  106. MTU5, POE2_12 } },
  107. { 0xfffe0c0c, 0, 16, 4, /* IPR12 */ { MTU3S_ABCD, MTU2S_TCI3V,
  108. MTU4S_ABCD, MTU2S_TCI4V } },
  109. { 0xfffe0c0e, 0, 16, 4, /* IPR13 */ { MTU5S, POE2_OEI3, IIC3, 0 } },
  110. { 0xfffe0c10, 0, 16, 4, /* IPR14 */ { SCIF0, SCIF1, SCIF2, SCIF3 } },
  111. };
  112. static struct intc_mask_reg mask_registers[] __initdata = {
  113. { 0xfffe0808, 0, 16, /* PINTER */
  114. { 0, 0, 0, 0, 0, 0, 0, 0,
  115. PINT7, PINT6, PINT5, PINT4, PINT3, PINT2, PINT1, PINT0 } },
  116. };
  117. static DECLARE_INTC_DESC(intc_desc, "sh7206", vectors, groups,
  118. mask_registers, prio_registers, NULL);
  119. static struct plat_sci_port sci_platform_data[] = {
  120. {
  121. .mapbase = 0xfffe8000,
  122. .flags = UPF_BOOT_AUTOCONF,
  123. .type = PORT_SCIF,
  124. .irqs = { 240, 240, 240, 240 },
  125. }, {
  126. .mapbase = 0xfffe8800,
  127. .flags = UPF_BOOT_AUTOCONF,
  128. .type = PORT_SCIF,
  129. .irqs = { 244, 244, 244, 244 },
  130. }, {
  131. .mapbase = 0xfffe9000,
  132. .flags = UPF_BOOT_AUTOCONF,
  133. .type = PORT_SCIF,
  134. .irqs = { 248, 248, 248, 248 },
  135. }, {
  136. .mapbase = 0xfffe9800,
  137. .flags = UPF_BOOT_AUTOCONF,
  138. .type = PORT_SCIF,
  139. .irqs = { 252, 252, 252, 252 },
  140. }, {
  141. .flags = 0,
  142. }
  143. };
  144. static struct platform_device sci_device = {
  145. .name = "sh-sci",
  146. .id = -1,
  147. .dev = {
  148. .platform_data = sci_platform_data,
  149. },
  150. };
  151. static struct platform_device *sh7206_devices[] __initdata = {
  152. &sci_device,
  153. };
  154. static int __init sh7206_devices_setup(void)
  155. {
  156. return platform_add_devices(sh7206_devices,
  157. ARRAY_SIZE(sh7206_devices));
  158. }
  159. __initcall(sh7206_devices_setup);
  160. void __init plat_irq_setup(void)
  161. {
  162. register_intc_controller(&intc_desc);
  163. }