gpio_hw.h 12 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278
  1. /* arch/arm/mach-msm/gpio_hw.h
  2. *
  3. * Copyright (C) 2007 Google, Inc.
  4. * Author: Brian Swetland <swetland@google.com>
  5. * Copyright (c) 2008-2010, Code Aurora Forum. All rights reserved.
  6. *
  7. * This software is licensed under the terms of the GNU General Public
  8. * License version 2, as published by the Free Software Foundation, and
  9. * may be copied, distributed, and modified under those terms.
  10. *
  11. * This program is distributed in the hope that it will be useful,
  12. * but WITHOUT ANY WARRANTY; without even the implied warranty of
  13. * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
  14. * GNU General Public License for more details.
  15. *
  16. */
  17. #ifndef __ARCH_ARM_MACH_MSM_GPIO_HW_H
  18. #define __ARCH_ARM_MACH_MSM_GPIO_HW_H
  19. #include <mach/msm_iomap.h>
  20. /* see 80-VA736-2 Rev C pp 695-751
  21. **
  22. ** These are actually the *shadow* gpio registers, since the
  23. ** real ones (which allow full access) are only available to the
  24. ** ARM9 side of the world.
  25. **
  26. ** Since the _BASE need to be page-aligned when we're mapping them
  27. ** to virtual addresses, adjust for the additional offset in these
  28. ** macros.
  29. */
  30. #if defined(CONFIG_ARCH_MSM7X30)
  31. #define MSM_GPIO1_REG(off) (MSM_GPIO1_BASE + (off))
  32. #define MSM_GPIO2_REG(off) (MSM_GPIO2_BASE + 0x400 + (off))
  33. #else
  34. #define MSM_GPIO1_REG(off) (MSM_GPIO1_BASE + 0x800 + (off))
  35. #define MSM_GPIO2_REG(off) (MSM_GPIO2_BASE + 0xC00 + (off))
  36. #endif
  37. #if defined(CONFIG_ARCH_MSM7X00A) || defined(CONFIG_ARCH_MSM7X25) ||\
  38. defined(CONFIG_ARCH_MSM7X27)
  39. /* output value */
  40. #define MSM_GPIO_OUT_0 MSM_GPIO1_REG(0x00) /* gpio 15-0 */
  41. #define MSM_GPIO_OUT_1 MSM_GPIO2_REG(0x00) /* gpio 42-16 */
  42. #define MSM_GPIO_OUT_2 MSM_GPIO1_REG(0x04) /* gpio 67-43 */
  43. #define MSM_GPIO_OUT_3 MSM_GPIO1_REG(0x08) /* gpio 94-68 */
  44. #define MSM_GPIO_OUT_4 MSM_GPIO1_REG(0x0C) /* gpio 106-95 */
  45. #define MSM_GPIO_OUT_5 MSM_GPIO1_REG(0x50) /* gpio 107-121 */
  46. /* same pin map as above, output enable */
  47. #define MSM_GPIO_OE_0 MSM_GPIO1_REG(0x10)
  48. #define MSM_GPIO_OE_1 MSM_GPIO2_REG(0x08)
  49. #define MSM_GPIO_OE_2 MSM_GPIO1_REG(0x14)
  50. #define MSM_GPIO_OE_3 MSM_GPIO1_REG(0x18)
  51. #define MSM_GPIO_OE_4 MSM_GPIO1_REG(0x1C)
  52. #define MSM_GPIO_OE_5 MSM_GPIO1_REG(0x54)
  53. /* same pin map as above, input read */
  54. #define MSM_GPIO_IN_0 MSM_GPIO1_REG(0x34)
  55. #define MSM_GPIO_IN_1 MSM_GPIO2_REG(0x20)
  56. #define MSM_GPIO_IN_2 MSM_GPIO1_REG(0x38)
  57. #define MSM_GPIO_IN_3 MSM_GPIO1_REG(0x3C)
  58. #define MSM_GPIO_IN_4 MSM_GPIO1_REG(0x40)
  59. #define MSM_GPIO_IN_5 MSM_GPIO1_REG(0x44)
  60. /* same pin map as above, 1=edge 0=level interrup */
  61. #define MSM_GPIO_INT_EDGE_0 MSM_GPIO1_REG(0x60)
  62. #define MSM_GPIO_INT_EDGE_1 MSM_GPIO2_REG(0x50)
  63. #define MSM_GPIO_INT_EDGE_2 MSM_GPIO1_REG(0x64)
  64. #define MSM_GPIO_INT_EDGE_3 MSM_GPIO1_REG(0x68)
  65. #define MSM_GPIO_INT_EDGE_4 MSM_GPIO1_REG(0x6C)
  66. #define MSM_GPIO_INT_EDGE_5 MSM_GPIO1_REG(0xC0)
  67. /* same pin map as above, 1=positive 0=negative */
  68. #define MSM_GPIO_INT_POS_0 MSM_GPIO1_REG(0x70)
  69. #define MSM_GPIO_INT_POS_1 MSM_GPIO2_REG(0x58)
  70. #define MSM_GPIO_INT_POS_2 MSM_GPIO1_REG(0x74)
  71. #define MSM_GPIO_INT_POS_3 MSM_GPIO1_REG(0x78)
  72. #define MSM_GPIO_INT_POS_4 MSM_GPIO1_REG(0x7C)
  73. #define MSM_GPIO_INT_POS_5 MSM_GPIO1_REG(0xBC)
  74. /* same pin map as above, interrupt enable */
  75. #define MSM_GPIO_INT_EN_0 MSM_GPIO1_REG(0x80)
  76. #define MSM_GPIO_INT_EN_1 MSM_GPIO2_REG(0x60)
  77. #define MSM_GPIO_INT_EN_2 MSM_GPIO1_REG(0x84)
  78. #define MSM_GPIO_INT_EN_3 MSM_GPIO1_REG(0x88)
  79. #define MSM_GPIO_INT_EN_4 MSM_GPIO1_REG(0x8C)
  80. #define MSM_GPIO_INT_EN_5 MSM_GPIO1_REG(0xB8)
  81. /* same pin map as above, write 1 to clear interrupt */
  82. #define MSM_GPIO_INT_CLEAR_0 MSM_GPIO1_REG(0x90)
  83. #define MSM_GPIO_INT_CLEAR_1 MSM_GPIO2_REG(0x68)
  84. #define MSM_GPIO_INT_CLEAR_2 MSM_GPIO1_REG(0x94)
  85. #define MSM_GPIO_INT_CLEAR_3 MSM_GPIO1_REG(0x98)
  86. #define MSM_GPIO_INT_CLEAR_4 MSM_GPIO1_REG(0x9C)
  87. #define MSM_GPIO_INT_CLEAR_5 MSM_GPIO1_REG(0xB4)
  88. /* same pin map as above, 1=interrupt pending */
  89. #define MSM_GPIO_INT_STATUS_0 MSM_GPIO1_REG(0xA0)
  90. #define MSM_GPIO_INT_STATUS_1 MSM_GPIO2_REG(0x70)
  91. #define MSM_GPIO_INT_STATUS_2 MSM_GPIO1_REG(0xA4)
  92. #define MSM_GPIO_INT_STATUS_3 MSM_GPIO1_REG(0xA8)
  93. #define MSM_GPIO_INT_STATUS_4 MSM_GPIO1_REG(0xAC)
  94. #define MSM_GPIO_INT_STATUS_5 MSM_GPIO1_REG(0xB0)
  95. #endif
  96. #if defined(CONFIG_ARCH_QSD8X50)
  97. /* output value */
  98. #define MSM_GPIO_OUT_0 MSM_GPIO1_REG(0x00) /* gpio 15-0 */
  99. #define MSM_GPIO_OUT_1 MSM_GPIO2_REG(0x00) /* gpio 42-16 */
  100. #define MSM_GPIO_OUT_2 MSM_GPIO1_REG(0x04) /* gpio 67-43 */
  101. #define MSM_GPIO_OUT_3 MSM_GPIO1_REG(0x08) /* gpio 94-68 */
  102. #define MSM_GPIO_OUT_4 MSM_GPIO1_REG(0x0C) /* gpio 103-95 */
  103. #define MSM_GPIO_OUT_5 MSM_GPIO1_REG(0x10) /* gpio 121-104 */
  104. #define MSM_GPIO_OUT_6 MSM_GPIO1_REG(0x14) /* gpio 152-122 */
  105. #define MSM_GPIO_OUT_7 MSM_GPIO1_REG(0x18) /* gpio 164-153 */
  106. /* same pin map as above, output enable */
  107. #define MSM_GPIO_OE_0 MSM_GPIO1_REG(0x20)
  108. #define MSM_GPIO_OE_1 MSM_GPIO2_REG(0x08)
  109. #define MSM_GPIO_OE_2 MSM_GPIO1_REG(0x24)
  110. #define MSM_GPIO_OE_3 MSM_GPIO1_REG(0x28)
  111. #define MSM_GPIO_OE_4 MSM_GPIO1_REG(0x2C)
  112. #define MSM_GPIO_OE_5 MSM_GPIO1_REG(0x30)
  113. #define MSM_GPIO_OE_6 MSM_GPIO1_REG(0x34)
  114. #define MSM_GPIO_OE_7 MSM_GPIO1_REG(0x38)
  115. /* same pin map as above, input read */
  116. #define MSM_GPIO_IN_0 MSM_GPIO1_REG(0x50)
  117. #define MSM_GPIO_IN_1 MSM_GPIO2_REG(0x20)
  118. #define MSM_GPIO_IN_2 MSM_GPIO1_REG(0x54)
  119. #define MSM_GPIO_IN_3 MSM_GPIO1_REG(0x58)
  120. #define MSM_GPIO_IN_4 MSM_GPIO1_REG(0x5C)
  121. #define MSM_GPIO_IN_5 MSM_GPIO1_REG(0x60)
  122. #define MSM_GPIO_IN_6 MSM_GPIO1_REG(0x64)
  123. #define MSM_GPIO_IN_7 MSM_GPIO1_REG(0x68)
  124. /* same pin map as above, 1=edge 0=level interrup */
  125. #define MSM_GPIO_INT_EDGE_0 MSM_GPIO1_REG(0x70)
  126. #define MSM_GPIO_INT_EDGE_1 MSM_GPIO2_REG(0x50)
  127. #define MSM_GPIO_INT_EDGE_2 MSM_GPIO1_REG(0x74)
  128. #define MSM_GPIO_INT_EDGE_3 MSM_GPIO1_REG(0x78)
  129. #define MSM_GPIO_INT_EDGE_4 MSM_GPIO1_REG(0x7C)
  130. #define MSM_GPIO_INT_EDGE_5 MSM_GPIO1_REG(0x80)
  131. #define MSM_GPIO_INT_EDGE_6 MSM_GPIO1_REG(0x84)
  132. #define MSM_GPIO_INT_EDGE_7 MSM_GPIO1_REG(0x88)
  133. /* same pin map as above, 1=positive 0=negative */
  134. #define MSM_GPIO_INT_POS_0 MSM_GPIO1_REG(0x90)
  135. #define MSM_GPIO_INT_POS_1 MSM_GPIO2_REG(0x58)
  136. #define MSM_GPIO_INT_POS_2 MSM_GPIO1_REG(0x94)
  137. #define MSM_GPIO_INT_POS_3 MSM_GPIO1_REG(0x98)
  138. #define MSM_GPIO_INT_POS_4 MSM_GPIO1_REG(0x9C)
  139. #define MSM_GPIO_INT_POS_5 MSM_GPIO1_REG(0xA0)
  140. #define MSM_GPIO_INT_POS_6 MSM_GPIO1_REG(0xA4)
  141. #define MSM_GPIO_INT_POS_7 MSM_GPIO1_REG(0xA8)
  142. /* same pin map as above, interrupt enable */
  143. #define MSM_GPIO_INT_EN_0 MSM_GPIO1_REG(0xB0)
  144. #define MSM_GPIO_INT_EN_1 MSM_GPIO2_REG(0x60)
  145. #define MSM_GPIO_INT_EN_2 MSM_GPIO1_REG(0xB4)
  146. #define MSM_GPIO_INT_EN_3 MSM_GPIO1_REG(0xB8)
  147. #define MSM_GPIO_INT_EN_4 MSM_GPIO1_REG(0xBC)
  148. #define MSM_GPIO_INT_EN_5 MSM_GPIO1_REG(0xC0)
  149. #define MSM_GPIO_INT_EN_6 MSM_GPIO1_REG(0xC4)
  150. #define MSM_GPIO_INT_EN_7 MSM_GPIO1_REG(0xC8)
  151. /* same pin map as above, write 1 to clear interrupt */
  152. #define MSM_GPIO_INT_CLEAR_0 MSM_GPIO1_REG(0xD0)
  153. #define MSM_GPIO_INT_CLEAR_1 MSM_GPIO2_REG(0x68)
  154. #define MSM_GPIO_INT_CLEAR_2 MSM_GPIO1_REG(0xD4)
  155. #define MSM_GPIO_INT_CLEAR_3 MSM_GPIO1_REG(0xD8)
  156. #define MSM_GPIO_INT_CLEAR_4 MSM_GPIO1_REG(0xDC)
  157. #define MSM_GPIO_INT_CLEAR_5 MSM_GPIO1_REG(0xE0)
  158. #define MSM_GPIO_INT_CLEAR_6 MSM_GPIO1_REG(0xE4)
  159. #define MSM_GPIO_INT_CLEAR_7 MSM_GPIO1_REG(0xE8)
  160. /* same pin map as above, 1=interrupt pending */
  161. #define MSM_GPIO_INT_STATUS_0 MSM_GPIO1_REG(0xF0)
  162. #define MSM_GPIO_INT_STATUS_1 MSM_GPIO2_REG(0x70)
  163. #define MSM_GPIO_INT_STATUS_2 MSM_GPIO1_REG(0xF4)
  164. #define MSM_GPIO_INT_STATUS_3 MSM_GPIO1_REG(0xF8)
  165. #define MSM_GPIO_INT_STATUS_4 MSM_GPIO1_REG(0xFC)
  166. #define MSM_GPIO_INT_STATUS_5 MSM_GPIO1_REG(0x100)
  167. #define MSM_GPIO_INT_STATUS_6 MSM_GPIO1_REG(0x104)
  168. #define MSM_GPIO_INT_STATUS_7 MSM_GPIO1_REG(0x108)
  169. #endif
  170. #if defined(CONFIG_ARCH_MSM7X30)
  171. /* output value */
  172. #define MSM_GPIO_OUT_0 MSM_GPIO1_REG(0x00) /* gpio 15-0 */
  173. #define MSM_GPIO_OUT_1 MSM_GPIO2_REG(0x00) /* gpio 43-16 */
  174. #define MSM_GPIO_OUT_2 MSM_GPIO1_REG(0x04) /* gpio 67-44 */
  175. #define MSM_GPIO_OUT_3 MSM_GPIO1_REG(0x08) /* gpio 94-68 */
  176. #define MSM_GPIO_OUT_4 MSM_GPIO1_REG(0x0C) /* gpio 106-95 */
  177. #define MSM_GPIO_OUT_5 MSM_GPIO1_REG(0x50) /* gpio 133-107 */
  178. #define MSM_GPIO_OUT_6 MSM_GPIO1_REG(0xC4) /* gpio 150-134 */
  179. #define MSM_GPIO_OUT_7 MSM_GPIO1_REG(0x214) /* gpio 181-151 */
  180. /* same pin map as above, output enable */
  181. #define MSM_GPIO_OE_0 MSM_GPIO1_REG(0x10)
  182. #define MSM_GPIO_OE_1 MSM_GPIO2_REG(0x08)
  183. #define MSM_GPIO_OE_2 MSM_GPIO1_REG(0x14)
  184. #define MSM_GPIO_OE_3 MSM_GPIO1_REG(0x18)
  185. #define MSM_GPIO_OE_4 MSM_GPIO1_REG(0x1C)
  186. #define MSM_GPIO_OE_5 MSM_GPIO1_REG(0x54)
  187. #define MSM_GPIO_OE_6 MSM_GPIO1_REG(0xC8)
  188. #define MSM_GPIO_OE_7 MSM_GPIO1_REG(0x218)
  189. /* same pin map as above, input read */
  190. #define MSM_GPIO_IN_0 MSM_GPIO1_REG(0x34)
  191. #define MSM_GPIO_IN_1 MSM_GPIO2_REG(0x20)
  192. #define MSM_GPIO_IN_2 MSM_GPIO1_REG(0x38)
  193. #define MSM_GPIO_IN_3 MSM_GPIO1_REG(0x3C)
  194. #define MSM_GPIO_IN_4 MSM_GPIO1_REG(0x40)
  195. #define MSM_GPIO_IN_5 MSM_GPIO1_REG(0x44)
  196. #define MSM_GPIO_IN_6 MSM_GPIO1_REG(0xCC)
  197. #define MSM_GPIO_IN_7 MSM_GPIO1_REG(0x21C)
  198. /* same pin map as above, 1=edge 0=level interrup */
  199. #define MSM_GPIO_INT_EDGE_0 MSM_GPIO1_REG(0x60)
  200. #define MSM_GPIO_INT_EDGE_1 MSM_GPIO2_REG(0x50)
  201. #define MSM_GPIO_INT_EDGE_2 MSM_GPIO1_REG(0x64)
  202. #define MSM_GPIO_INT_EDGE_3 MSM_GPIO1_REG(0x68)
  203. #define MSM_GPIO_INT_EDGE_4 MSM_GPIO1_REG(0x6C)
  204. #define MSM_GPIO_INT_EDGE_5 MSM_GPIO1_REG(0xC0)
  205. #define MSM_GPIO_INT_EDGE_6 MSM_GPIO1_REG(0xD0)
  206. #define MSM_GPIO_INT_EDGE_7 MSM_GPIO1_REG(0x240)
  207. /* same pin map as above, 1=positive 0=negative */
  208. #define MSM_GPIO_INT_POS_0 MSM_GPIO1_REG(0x70)
  209. #define MSM_GPIO_INT_POS_1 MSM_GPIO2_REG(0x58)
  210. #define MSM_GPIO_INT_POS_2 MSM_GPIO1_REG(0x74)
  211. #define MSM_GPIO_INT_POS_3 MSM_GPIO1_REG(0x78)
  212. #define MSM_GPIO_INT_POS_4 MSM_GPIO1_REG(0x7C)
  213. #define MSM_GPIO_INT_POS_5 MSM_GPIO1_REG(0xBC)
  214. #define MSM_GPIO_INT_POS_6 MSM_GPIO1_REG(0xD4)
  215. #define MSM_GPIO_INT_POS_7 MSM_GPIO1_REG(0x228)
  216. /* same pin map as above, interrupt enable */
  217. #define MSM_GPIO_INT_EN_0 MSM_GPIO1_REG(0x80)
  218. #define MSM_GPIO_INT_EN_1 MSM_GPIO2_REG(0x60)
  219. #define MSM_GPIO_INT_EN_2 MSM_GPIO1_REG(0x84)
  220. #define MSM_GPIO_INT_EN_3 MSM_GPIO1_REG(0x88)
  221. #define MSM_GPIO_INT_EN_4 MSM_GPIO1_REG(0x8C)
  222. #define MSM_GPIO_INT_EN_5 MSM_GPIO1_REG(0xB8)
  223. #define MSM_GPIO_INT_EN_6 MSM_GPIO1_REG(0xD8)
  224. #define MSM_GPIO_INT_EN_7 MSM_GPIO1_REG(0x22C)
  225. /* same pin map as above, write 1 to clear interrupt */
  226. #define MSM_GPIO_INT_CLEAR_0 MSM_GPIO1_REG(0x90)
  227. #define MSM_GPIO_INT_CLEAR_1 MSM_GPIO2_REG(0x68)
  228. #define MSM_GPIO_INT_CLEAR_2 MSM_GPIO1_REG(0x94)
  229. #define MSM_GPIO_INT_CLEAR_3 MSM_GPIO1_REG(0x98)
  230. #define MSM_GPIO_INT_CLEAR_4 MSM_GPIO1_REG(0x9C)
  231. #define MSM_GPIO_INT_CLEAR_5 MSM_GPIO1_REG(0xB4)
  232. #define MSM_GPIO_INT_CLEAR_6 MSM_GPIO1_REG(0xDC)
  233. #define MSM_GPIO_INT_CLEAR_7 MSM_GPIO1_REG(0x230)
  234. /* same pin map as above, 1=interrupt pending */
  235. #define MSM_GPIO_INT_STATUS_0 MSM_GPIO1_REG(0xA0)
  236. #define MSM_GPIO_INT_STATUS_1 MSM_GPIO2_REG(0x70)
  237. #define MSM_GPIO_INT_STATUS_2 MSM_GPIO1_REG(0xA4)
  238. #define MSM_GPIO_INT_STATUS_3 MSM_GPIO1_REG(0xA8)
  239. #define MSM_GPIO_INT_STATUS_4 MSM_GPIO1_REG(0xAC)
  240. #define MSM_GPIO_INT_STATUS_5 MSM_GPIO1_REG(0xB0)
  241. #define MSM_GPIO_INT_STATUS_6 MSM_GPIO1_REG(0xE0)
  242. #define MSM_GPIO_INT_STATUS_7 MSM_GPIO1_REG(0x234)
  243. #endif
  244. #endif