tegra20-trimslice.dts 6.2 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308
  1. /dts-v1/;
  2. /include/ "tegra20.dtsi"
  3. / {
  4. model = "Compulab TrimSlice board";
  5. compatible = "compulab,trimslice", "nvidia,tegra20";
  6. memory {
  7. reg = <0x00000000 0x40000000>;
  8. };
  9. pinmux {
  10. pinctrl-names = "default";
  11. pinctrl-0 = <&state_default>;
  12. state_default: pinmux {
  13. ata {
  14. nvidia,pins = "ata";
  15. nvidia,function = "ide";
  16. };
  17. atb {
  18. nvidia,pins = "atb", "gma";
  19. nvidia,function = "sdio4";
  20. };
  21. atc {
  22. nvidia,pins = "atc", "gmb";
  23. nvidia,function = "nand";
  24. };
  25. atd {
  26. nvidia,pins = "atd", "ate", "gme", "pta";
  27. nvidia,function = "gmi";
  28. };
  29. cdev1 {
  30. nvidia,pins = "cdev1";
  31. nvidia,function = "plla_out";
  32. };
  33. cdev2 {
  34. nvidia,pins = "cdev2";
  35. nvidia,function = "pllp_out4";
  36. };
  37. crtp {
  38. nvidia,pins = "crtp";
  39. nvidia,function = "crt";
  40. };
  41. csus {
  42. nvidia,pins = "csus";
  43. nvidia,function = "vi_sensor_clk";
  44. };
  45. dap1 {
  46. nvidia,pins = "dap1";
  47. nvidia,function = "dap1";
  48. };
  49. dap2 {
  50. nvidia,pins = "dap2";
  51. nvidia,function = "dap2";
  52. };
  53. dap3 {
  54. nvidia,pins = "dap3";
  55. nvidia,function = "dap3";
  56. };
  57. dap4 {
  58. nvidia,pins = "dap4";
  59. nvidia,function = "dap4";
  60. };
  61. ddc {
  62. nvidia,pins = "ddc";
  63. nvidia,function = "i2c2";
  64. };
  65. dta {
  66. nvidia,pins = "dta", "dtb", "dtc", "dtd", "dte";
  67. nvidia,function = "vi";
  68. };
  69. dtf {
  70. nvidia,pins = "dtf";
  71. nvidia,function = "i2c3";
  72. };
  73. gmc {
  74. nvidia,pins = "gmc", "gmd";
  75. nvidia,function = "sflash";
  76. };
  77. gpu {
  78. nvidia,pins = "gpu";
  79. nvidia,function = "uarta";
  80. };
  81. gpu7 {
  82. nvidia,pins = "gpu7";
  83. nvidia,function = "rtck";
  84. };
  85. gpv {
  86. nvidia,pins = "gpv", "slxa", "slxk";
  87. nvidia,function = "pcie";
  88. };
  89. hdint {
  90. nvidia,pins = "hdint";
  91. nvidia,function = "hdmi";
  92. };
  93. i2cp {
  94. nvidia,pins = "i2cp";
  95. nvidia,function = "i2cp";
  96. };
  97. irrx {
  98. nvidia,pins = "irrx", "irtx";
  99. nvidia,function = "uartb";
  100. };
  101. kbca {
  102. nvidia,pins = "kbca", "kbcb", "kbcc", "kbcd",
  103. "kbce", "kbcf";
  104. nvidia,function = "kbc";
  105. };
  106. lcsn {
  107. nvidia,pins = "lcsn", "ld0", "ld1", "ld2",
  108. "ld3", "ld4", "ld5", "ld6", "ld7",
  109. "ld8", "ld9", "ld10", "ld11", "ld12",
  110. "ld13", "ld14", "ld15", "ld16", "ld17",
  111. "ldc", "ldi", "lhp0", "lhp1", "lhp2",
  112. "lhs", "lm0", "lm1", "lpp", "lpw0",
  113. "lpw1", "lpw2", "lsc0", "lsc1", "lsck",
  114. "lsda", "lsdi", "lspi", "lvp0", "lvp1",
  115. "lvs";
  116. nvidia,function = "displaya";
  117. };
  118. owc {
  119. nvidia,pins = "owc", "uac";
  120. nvidia,function = "rsvd2";
  121. };
  122. pmc {
  123. nvidia,pins = "pmc";
  124. nvidia,function = "pwr_on";
  125. };
  126. rm {
  127. nvidia,pins = "rm";
  128. nvidia,function = "i2c1";
  129. };
  130. sdb {
  131. nvidia,pins = "sdb", "sdc", "sdd";
  132. nvidia,function = "pwm";
  133. };
  134. sdio1 {
  135. nvidia,pins = "sdio1";
  136. nvidia,function = "sdio1";
  137. };
  138. slxc {
  139. nvidia,pins = "slxc", "slxd";
  140. nvidia,function = "sdio3";
  141. };
  142. spdi {
  143. nvidia,pins = "spdi", "spdo";
  144. nvidia,function = "spdif";
  145. };
  146. spia {
  147. nvidia,pins = "spia", "spib", "spic";
  148. nvidia,function = "spi2";
  149. };
  150. spid {
  151. nvidia,pins = "spid", "spie", "spif";
  152. nvidia,function = "spi1";
  153. };
  154. spig {
  155. nvidia,pins = "spig", "spih";
  156. nvidia,function = "spi2_alt";
  157. };
  158. uaa {
  159. nvidia,pins = "uaa", "uab", "uda";
  160. nvidia,function = "ulpi";
  161. };
  162. uad {
  163. nvidia,pins = "uad";
  164. nvidia,function = "irda";
  165. };
  166. uca {
  167. nvidia,pins = "uca", "ucb";
  168. nvidia,function = "uartc";
  169. };
  170. conf_ata {
  171. nvidia,pins = "ata", "atc", "atd", "ate",
  172. "crtp", "dap2", "dap3", "dap4", "dta",
  173. "dtb", "dtc", "dtd", "dte", "gmb",
  174. "gme", "i2cp", "pta", "slxc", "slxd",
  175. "spdi", "spdo", "uda";
  176. nvidia,pull = <0>;
  177. nvidia,tristate = <1>;
  178. };
  179. conf_atb {
  180. nvidia,pins = "atb", "cdev1", "cdev2", "dap1",
  181. "gma", "gmc", "gmd", "gpu", "gpu7",
  182. "gpv", "sdio1", "slxa", "slxk", "uac";
  183. nvidia,pull = <0>;
  184. nvidia,tristate = <0>;
  185. };
  186. conf_ck32 {
  187. nvidia,pins = "ck32", "ddrc", "pmca", "pmcb",
  188. "pmcc", "pmcd", "pmce", "xm2c", "xm2d";
  189. nvidia,pull = <0>;
  190. };
  191. conf_csus {
  192. nvidia,pins = "csus", "spia", "spib",
  193. "spid", "spif";
  194. nvidia,pull = <1>;
  195. nvidia,tristate = <1>;
  196. };
  197. conf_ddc {
  198. nvidia,pins = "ddc", "dtf", "rm", "sdc", "sdd";
  199. nvidia,pull = <2>;
  200. nvidia,tristate = <0>;
  201. };
  202. conf_hdint {
  203. nvidia,pins = "hdint", "lcsn", "ldc", "lm1",
  204. "lpw1", "lsc1", "lsck", "lsda", "lsdi",
  205. "lvp0", "pmc";
  206. nvidia,tristate = <1>;
  207. };
  208. conf_irrx {
  209. nvidia,pins = "irrx", "irtx", "kbca", "kbcb",
  210. "kbcc", "kbcd", "kbce", "kbcf", "owc",
  211. "spic", "spie", "spig", "spih", "uaa",
  212. "uab", "uad", "uca", "ucb";
  213. nvidia,pull = <2>;
  214. nvidia,tristate = <1>;
  215. };
  216. conf_lc {
  217. nvidia,pins = "lc", "ls";
  218. nvidia,pull = <2>;
  219. };
  220. conf_ld0 {
  221. nvidia,pins = "ld0", "ld1", "ld2", "ld3", "ld4",
  222. "ld5", "ld6", "ld7", "ld8", "ld9",
  223. "ld10", "ld11", "ld12", "ld13", "ld14",
  224. "ld15", "ld16", "ld17", "ldi", "lhp0",
  225. "lhp1", "lhp2", "lhs", "lm0", "lpp",
  226. "lpw0", "lpw2", "lsc0", "lspi", "lvp1",
  227. "lvs", "sdb";
  228. nvidia,tristate = <0>;
  229. };
  230. conf_ld17_0 {
  231. nvidia,pins = "ld17_0", "ld19_18", "ld21_20",
  232. "ld23_22";
  233. nvidia,pull = <1>;
  234. };
  235. };
  236. };
  237. i2s@70002800 {
  238. status = "okay";
  239. };
  240. serial@70006000 {
  241. status = "okay";
  242. clock-frequency = <216000000>;
  243. };
  244. i2c@7000c000 {
  245. status = "okay";
  246. clock-frequency = <400000>;
  247. };
  248. i2c@7000c400 {
  249. status = "okay";
  250. clock-frequency = <400000>;
  251. };
  252. i2c@7000c500 {
  253. status = "okay";
  254. clock-frequency = <400000>;
  255. codec: codec@1a {
  256. compatible = "ti,tlv320aic23";
  257. reg = <0x1a>;
  258. };
  259. rtc@56 {
  260. compatible = "emmicro,em3027";
  261. reg = <0x56>;
  262. };
  263. };
  264. usb@c5000000 {
  265. status = "okay";
  266. nvidia,vbus-gpio = <&gpio 170 0>; /* gpio PV2 */
  267. };
  268. usb@c5004000 {
  269. status = "okay";
  270. nvidia,phy-reset-gpio = <&gpio 168 0>; /* gpio PV0 */
  271. };
  272. usb@c5008000 {
  273. status = "okay";
  274. };
  275. sdhci@c8000000 {
  276. status = "okay";
  277. bus-width = <4>;
  278. };
  279. sdhci@c8000600 {
  280. status = "okay";
  281. cd-gpios = <&gpio 121 0>; /* gpio PP1 */
  282. wp-gpios = <&gpio 122 0>; /* gpio PP2 */
  283. bus-width = <4>;
  284. };
  285. sound {
  286. compatible = "nvidia,tegra-audio-trimslice";
  287. nvidia,i2s-controller = <&tegra_i2s1>;
  288. nvidia,audio-codec = <&codec>;
  289. };
  290. };